新聞中心

EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > LDO原理結(jié)構(gòu)及應(yīng)用簡介

LDO原理結(jié)構(gòu)及應(yīng)用簡介

作者: 時間:2012-07-02 來源:網(wǎng)絡(luò) 收藏

如將此布線線路優(yōu)化,則可在由負(fù)載返回地的電流中,噪音和紋波都降至最小(圖5)。

  

本文引用地址:http://2s4d.com/article/176782.htm

  理想的PCB板布線設(shè)計是接地點盡可能的粗短和走捷徑,走線一定要考慮各個器件間的干擾和輻射,器件的合理排列可有利于有效地減少各個器件間的相互干擾和輻射,如圖6所示。

  

  新一代的都是用CMOS工藝生產(chǎn)的,它和使用Bipolar工藝生產(chǎn)的功能上沒有多大的區(qū)別,可是靜態(tài)電流、壓降、噪音和成本等的內(nèi)在性能有很大的提高(表1)。

  

  電路如圖7所示,可供參考。

  


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉