等離子顯示器(PDP)控制電源設(shè)計(jì)與分析
圖1中的t1為PDP電源內(nèi)部高低壓之間的啟動(dòng)延時(shí),大約為110ms,Vrr是高壓封鎖信號(hào),在Vrr為高電平之后即有高壓輸出,圖中的t3 表示Vs(165V)的軟啟動(dòng)時(shí)間,大約為300~800ms,而Va(65V)無軟啟動(dòng)。t4和t5僅代表關(guān)機(jī)時(shí)的先后順序,其本身數(shù)值的大小和負(fù)載的 情況密切相關(guān),在滿載情況下t4大約為450ms,t5大約為260ms。Vs和Va變換器是一起開機(jī)、一起關(guān)機(jī),當(dāng)前兩路中有1路保護(hù)(過流、過壓、過 熱)時(shí),則將該兩路變換器全部關(guān)斷,但不關(guān)Vcc變換器。當(dāng)Vcc變換器發(fā)生故障時(shí),將Vs和Va變換器與Vcc變換器同時(shí)關(guān)斷,整個(gè)電源的結(jié)構(gòu)框圖如圖 2所示。本文引用地址:http://2s4d.com/article/176710.htm
圖2 結(jié)構(gòu)框圖
為了滿足PDP電源的上述特性要求,每種電源都需要不同的電路結(jié)構(gòu),下面詳細(xì)論述各個(gè)電路的設(shè)計(jì)。
EMI電路、有源功率因數(shù)校正電路和待機(jī)電源
為了滿足全球化需要,PDP電源必須滿足各個(gè)組織的EMI測(cè)試要求,根據(jù)阻抗匹配采用了如圖3所示拓?fù)浣Y(jié)構(gòu)的EMI濾波器,經(jīng)過參數(shù)優(yōu)化和 PCB優(yōu)化,其傳導(dǎo)輻射通過了CLASS B標(biāo)準(zhǔn),有源功率因數(shù)校正電路采用了UC3854作為主控芯片,功率因數(shù)達(dá)到99%,待機(jī)電源采用PI公司的專用待機(jī)電源芯片構(gòu)成單端反激變換器。
圖3 交流輸入濾波電路拓?fù)?/span>
評(píng)論