LMK0480X 產品供電電源設計指導

3.將干擾電壓源分別輸入到除輸出管腳電壓以外的其它管腳,例如 digital 電路部分,charge pump電流供電部分等,測試結果如下??梢园l(fā)現,PDCP1 和 VCO 對于干擾電源的濾除非常明顯。PDCP1 管腳主要是因為環(huán)路濾波器非常窄,對于電源干擾加以濾除;VCO 供電管腳內部集成了LDO,所以也對外部的電源干擾不敏感。通過實驗可以發(fā)現,對于外部供電最為敏感的是 PDCP2和 DIV 的電源管腳,PSRR 分別是-23dBc 和-30dBc 。所以在實際應用當中,一定需要著重考慮PDCP2 和 DIV 的供電設計,供電電路上要增加磁珠,同時要確保沒有 1nF 的去耦電容,防止鑒相頻率泄露到地上從而耦合到輸出管腳,這對輸出的雜散非常重要。
3、總結
本文主要介紹了 LMK0480X 系列時鐘供電部分主要的設計需求和 PSRR 性能分析。通過實驗證明,對芯片供電電源管腳的去耦設計,尤其是 PLL2 供電管腳的設計和芯片內部不同電源模塊的電源隔離設計,可以顯著降低 LMK0480X 系列產品的輸出噪聲性能,提供超低抖動的時鐘輸出。
4、參考資料
LMK0480X Datasheet
評論