基于FPGA二次群分接器的實現(xiàn) 作者: 時間:2009-11-24 來源:網絡 加入技術交流群 掃碼加入和技術大咖面對面交流海量資料庫查詢 收藏 VHDL語言代碼實現(xiàn)如下程序段:一根據div的值動態(tài)調整clk2048的頻率,實現(xiàn)負碼速調整6.結論 本文對二次群的分接處理,提出了一種基于FPGA的方案,介紹了二次群的幀結構,給出了幀頭捕獲、幀丟失告警、負碼速調整等VHDL語言的關鍵程序。在QUARTUSII軟件中編譯完成,資源僅占用三十多個LE,給二次群設備的設計提供了一種參考,具有很高的應用價值。 上一頁 1 2 3 下一頁
評論