關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設(shè)計(jì)應(yīng)用 > 某探測(cè)器測(cè)試與信號(hào)處理系統(tǒng)的PCM信息采集

某探測(cè)器測(cè)試與信號(hào)處理系統(tǒng)的PCM信息采集

作者: 時(shí)間:2012-05-23 來(lái)源:網(wǎng)絡(luò) 收藏

1 引言

本文引用地址:http://2s4d.com/article/160562.htm

  主要包括和數(shù)據(jù)的、存儲(chǔ)、和控制。它首先對(duì)被測(cè)對(duì)象的溫度、壓力、流量、位移、角度、電壓等物理模擬量進(jìn)行、記錄,并將其轉(zhuǎn)換為數(shù)字量,然后再進(jìn)一步進(jìn)行變換、存儲(chǔ)、、記錄和采集。多路傳送的方法有頻分制、碼分制、時(shí)分制等。其中時(shí)分制遙測(cè)是以不同時(shí)間區(qū)間來(lái)區(qū)分遙測(cè)。用采樣脈沖幅度反映被測(cè)參量的方法稱(chēng)為脈沖幅度調(diào)制(PAM);用采樣脈沖寬度或位置反映被測(cè)參量的方法被稱(chēng)為脈沖寬度參量(PDM)或脈沖位置調(diào)制(PPM)?而如果用一組編碼脈沖來(lái)反映被測(cè)參量,則被稱(chēng)為脈沖編碼調(diào)制()。目前在導(dǎo)彈、航天器遙測(cè)中,使用最多的是,其次是PAM。

  遙測(cè)系統(tǒng)是一種常用的遙測(cè)設(shè)備,它可以采集多路數(shù)據(jù)并進(jìn)行通信傳輸和數(shù)據(jù),其多路數(shù)據(jù)采集設(shè)備就是采編
器。采編器主要用于控制采集各個(gè)數(shù)據(jù)通道數(shù)據(jù)的時(shí)序,并加上幀同步碼以形成一定格式的數(shù)據(jù),再進(jìn)行并/串轉(zhuǎn)換形成串行數(shù)據(jù)流送到調(diào)制設(shè)備供傳送。圖1是一個(gè)典型的PCM幀格式示意圖。

  2 采集系統(tǒng)的硬件實(shí)現(xiàn)

  2.1 采集系統(tǒng)的構(gòu)成原理

  基本信息采集系統(tǒng)的結(jié)構(gòu)如圖2所示。其核心部件是幀格式形成器(有ROM和CPU兩類(lèi)),該形成器一方面按時(shí)序向各個(gè)部件發(fā)出采集命令和地址碼,另一方面收集各種數(shù)據(jù)并加上同步碼組和其它信息碼組,從而形成便于傳送的數(shù)據(jù)幀格式。本設(shè)計(jì)直接用DSP實(shí)現(xiàn)其功能。

  圖2中的多路模擬門(mén)(俗稱(chēng)交換子)選用兩個(gè)16選1的ADG426芯片進(jìn)行組合設(shè)計(jì),以構(gòu)成符合要求的多路傳輸門(mén)。幀格式形成器送來(lái)的地址碼作為開(kāi)關(guān)控制信號(hào)。前置放大電路選用低噪聲放大器,來(lái)保證系統(tǒng)對(duì)微弱信號(hào)的無(wú)失真放大測(cè)量。放大器的作用是為輸入端提供高輸入阻抗,以盡量減少參量誤差,同時(shí)為信號(hào)提供足夠的放大倍數(shù),使被測(cè)信號(hào)最大值達(dá)到A/D滿(mǎn)刻度電平。由于模擬信號(hào)的輸入電平規(guī)定為0~5V,因此,測(cè)量交流信號(hào)時(shí),應(yīng)將中心值抬高+2.5V,使用AD9240可以很容易地滿(mǎn)足其要求。

  多路數(shù)字參量先在接口中等待,當(dāng)相應(yīng)采樣時(shí)隙到來(lái)時(shí)才將外來(lái)數(shù)字量同步插入數(shù)據(jù)幀格式。時(shí)分制遙測(cè)信號(hào)的同步和時(shí)隙關(guān)系是很?chē)?yán)格的,一旦根據(jù)傳送信號(hào)和使用要求確定了碼速率和幀格式后,所有時(shí)隙格式和同步關(guān)系就固定下來(lái)了。對(duì)于外來(lái)的帶同步標(biāo)志的整個(gè)碼組數(shù)據(jù)塊(不是可拆的字),PCM幀格式可以用窗口來(lái)接收。將外來(lái)數(shù)據(jù)塊“堆疊”在主PCM幀格式窗口位置之中稱(chēng)為異步嵌入格式。執(zhí)行時(shí),接收端先按照主PCM同步標(biāo)志找到窗口位置,再由外來(lái)數(shù)據(jù)的群同步標(biāo)志碼組得到該數(shù)據(jù)塊的組成規(guī)律。顯然,一個(gè)PCM全幀可開(kāi)多個(gè)窗口。數(shù)據(jù)記錄儀的重放數(shù)據(jù)就可用這種異步格式嵌入到PCM幀格式中傳輸。

  2.2 器件選擇

  ADG426是具有十六輸入和一個(gè)公共輸出的單片CMOS模擬選擇器,可用作系統(tǒng)中的模擬交換門(mén)??赏ㄟ^(guò)4位二進(jìn)制地址碼A0、A1、A2和A3來(lái)決定選擇哪一路。 ADG426有芯片級(jí)(單片級(jí))地址和控制閥門(mén),很容易與微處理器接口。

  ADG426采用增強(qiáng)型LC2MOS工藝,具有低功耗、高開(kāi)關(guān)速度和低阻抗的特點(diǎn)。低功耗對(duì)電池供電系統(tǒng)是很實(shí)用的。當(dāng)處于開(kāi)通狀態(tài)時(shí),每個(gè)通道可以相等地傳導(dǎo)兩個(gè)方向的數(shù)據(jù),而且還有一個(gè)超出電源范圍的輸入信號(hào)。當(dāng)處于斷路狀態(tài)時(shí),高出電源范圍的信號(hào)電平將被阻塞。當(dāng)轉(zhuǎn)變通道的瞬間,在所有的通道轉(zhuǎn)變之前的一瞬間,它們都呈斷開(kāi)狀態(tài)。在設(shè)計(jì)中,當(dāng)轉(zhuǎn)變是數(shù)字輸入時(shí),其固有特性是由最小瞬時(shí)狀態(tài)的低電荷注入的。

  A/D轉(zhuǎn)換器選用采樣率為10MSPS的14位AD9240。AD9240帶有高性能低噪聲的取樣保持放大器和可編程電壓基準(zhǔn)。同時(shí)也可以選擇外部參考電壓,以滿(mǎn)足使用中對(duì)直流精度和溫度漂移的需求。該器件采用多級(jí)差分流水線結(jié)構(gòu),并有數(shù)字輸出誤差校正邏輯,因而可以保證在整個(gè)溫度范圍內(nèi)無(wú)失碼。AD9240的輸入有很高的靈活性? 可為圖像、通信、醫(yī)療和數(shù)字采集系統(tǒng)提供便捷的接口。其實(shí)時(shí)差分輸入結(jié)構(gòu)可提供單端輸入和差分輸入接口。取樣保持放大器?SHA 也同樣適用于多路復(fù)用系統(tǒng),該系統(tǒng)在連續(xù)的通道中可轉(zhuǎn)換滿(mǎn)刻度電平,甚至可對(duì)單通道輸入頻率超過(guò) Nyquist速率的信號(hào)進(jìn)行采樣。AD9240在差分輸入模式中,其SHA能達(dá)到優(yōu)良的動(dòng)態(tài)特性,并可超過(guò)額定的5MHz Nyquist 頻率。采用單時(shí)鐘輸入來(lái)控制所有的內(nèi)部轉(zhuǎn)換周期。數(shù)據(jù)輸出采用直接二進(jìn)制輸出格式。超出轉(zhuǎn)換范圍時(shí),可用OTR信號(hào)指示溢出,該信號(hào)同時(shí)還可判斷結(jié)果是高位溢出還是低位溢出。

  AD9240的轉(zhuǎn)換時(shí)鐘5MHz,每4次轉(zhuǎn)換只取一個(gè)有效數(shù)據(jù),故可用1.25MHz時(shí)鐘作DMAR。通過(guò)DMAR信號(hào)讀取前四個(gè)周期中第二次轉(zhuǎn)換的有效數(shù)據(jù),可以避免ADG426選擇器120ns開(kāi)關(guān)時(shí)間的影響。

  AD9240轉(zhuǎn)換器內(nèi)帶2.5V參考電壓,可采用單端直接耦合方式把信號(hào)輸入到AD9240中。數(shù)據(jù)鎖存則由CPLD完成。鎖存時(shí)鐘與DSP的DMAR同周期,也就是說(shuō):CPLD鎖存后,可以馬上通過(guò)DMA方式輸入到DSP。

  TigerSHARC DSP芯片ADSP-TS101是一款高性能的靜態(tài)超標(biāo)量處理器,專(zhuān)為大信號(hào)處理任務(wù)和通信結(jié)構(gòu)進(jìn)行優(yōu)化。該處理器將非常寬的存儲(chǔ)帶寬和雙運(yùn)算模塊組合在一起,從而建立了數(shù)字信號(hào)處理器性能的新標(biāo)準(zhǔn)。其主要性能有:

  ●指令執(zhí)行速度300MHz,指令周期3.3ns。

  ●片內(nèi)有6M位SRAM,分為三個(gè)模塊,每個(gè)模塊均通過(guò)單獨(dú)的地址總線和數(shù)據(jù)總線相連,故可以同時(shí)進(jìn)行訪問(wèn)。核內(nèi)有雙運(yùn)算模塊,每個(gè)運(yùn)算模塊都包含一個(gè)ALU、一個(gè)乘法器、一個(gè)移位器和一個(gè)寄存器組。核內(nèi)有雙整數(shù)ALU,可提供數(shù)據(jù)尋址和指針操作功能。

  ●I/O部分含14個(gè)DMA通道、4個(gè)鏈路口和SDRAM控制器等,片上仲裁系統(tǒng)還可構(gòu)成8個(gè)Tiger SHARC DSP共享總線無(wú)縫連接的多處理器系統(tǒng)。

  ADSP-TS101有三套獨(dú)立的地址總線和數(shù)據(jù)總線。內(nèi)部數(shù)據(jù)總線寬度擴(kuò)展為128位,外部數(shù)據(jù)總線寬度可擴(kuò)展為64位。

  ADSP-TS101的綜合處理能力非常優(yōu)異。其峰值運(yùn)算能力可達(dá)1600M Flops/s,1024點(diǎn)復(fù)數(shù)FFT僅需32.78μs,外部總線的數(shù)據(jù)傳輸速率可達(dá)800Mbytes/s。每個(gè)鏈路口的數(shù)據(jù)傳輸速率為250 Mbytes/s。

  2.3 時(shí)序關(guān)系及部分硬件電路

  通過(guò)時(shí)鐘的上升沿鎖存時(shí),其時(shí)序關(guān)系如圖3所示。圖4所示是該系統(tǒng)的部分硬件原理圖。設(shè)計(jì)時(shí)還用到了Altera公司CPLD系列中的EPM7128。




圖4 原理框圖


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉