數(shù)字中頻調(diào)制解調(diào)系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
摘要:為了實(shí)現(xiàn)MSK數(shù)字調(diào)制解調(diào)、擴(kuò)頻解擴(kuò)等復(fù)雜算法,設(shè)計(jì)了以TMS320C6416 DSP和Altera公司FPGAEP3SE110為核心的數(shù)字中頻調(diào)制解調(diào)系統(tǒng),并在此系統(tǒng)中成功實(shí)現(xiàn)MSK數(shù)字正交調(diào)制和MSK復(fù)相關(guān)解調(diào)等復(fù)雜運(yùn)算。該系統(tǒng)的硬件架構(gòu),對(duì)工程實(shí)踐數(shù)字中頻調(diào)制解調(diào)系統(tǒng)有一定的指導(dǎo)意義。
關(guān)鍵詞:TMS320C6416;EP3SE110;AD9957;AD9233;MSK調(diào)制解調(diào)
軟件無(wú)線電(SDR)是具有可重配置硬件平臺(tái)的無(wú)線設(shè)備,因?yàn)楦偷某杀?、更大的靈活性和更高的性能,迅速成為軍事、公共安全和商用無(wú)線領(lǐng)域的事實(shí)標(biāo)準(zhǔn)。SDR基帶處理通常需要處理器和FPGA,處理器通常實(shí)現(xiàn)系統(tǒng)控制和配置功能,而FPGA實(shí)現(xiàn)大計(jì)算量信號(hào)的實(shí)時(shí)處理。因此采用DSP+FPGA的方案符合軟件無(wú)線電中的硬件可重新配置的思想。
1 電路系統(tǒng)設(shè)計(jì)
數(shù)字中頻調(diào)制解調(diào)系統(tǒng)以Ahera公司的FPGAEP3SE110為核心,來(lái)實(shí)現(xiàn)中頻調(diào)制解調(diào)系統(tǒng)中MSK數(shù)字調(diào)制解調(diào)、擴(kuò)頻解擴(kuò)、信噪比估計(jì)和RS編譯碼等數(shù)字信號(hào)處理功能。并在其外圍加上TMS320C6416 DSP協(xié)處理器完成與信息處理器的信息處理和擴(kuò)跳頻圖樣管理,采用AD9233完成模擬中頻到數(shù)字信號(hào)的轉(zhuǎn)換,采用AD9957將調(diào)制后的MSK數(shù)字信號(hào)轉(zhuǎn)換成70 MHz的模擬中頻,系統(tǒng)總體框圖如圖1所示。
評(píng)論