新聞中心

EEPW首頁 > 手機(jī)與無線通信 > 設(shè)計(jì)應(yīng)用 > 基于SOPC的腦電信號實(shí)時(shí)處理

基于SOPC的腦電信號實(shí)時(shí)處理

作者: 時(shí)間:2012-07-06 來源:網(wǎng)絡(luò) 收藏

2 硬件結(jié)構(gòu)
文中的核心控制芯片采用ALTERA公司的CycloneⅡ系列型號為EP2C8020818N的FPGA芯片。該芯片有8 256個(gè)邏輯單元,內(nèi)置18個(gè)嵌入式18x18乘法器,2個(gè)PLLs,完全滿足本設(shè)計(jì)的需要。此系列芯片支持NiosⅡ32位嵌入式軟核器,該器系統(tǒng)包括一個(gè)可配置NiosⅡCPU軟核、與CPU相連接的片內(nèi)外設(shè)和存儲器以及與片外存儲器和外設(shè)相連的接口等。所有組件在一個(gè)FPGA芯片上實(shí)現(xiàn)。硬件系統(tǒng)結(jié)構(gòu)如圖2所示。

本文引用地址:http://2s4d.com/article/154471.htm

c.JPG


整個(gè)系統(tǒng)以NiosⅡ軟核器為主,Avalon總線為核心,各個(gè)外設(shè)端口掛接在Avalon總線上。通過Avalon總線,NiosⅡ主設(shè)備控制各從設(shè)備。Avalon總線支持多個(gè)總線主外設(shè),允許在單個(gè)總線事務(wù)中在外設(shè)之間傳輸多個(gè)數(shù)據(jù)單元。這一多主設(shè)備結(jié)構(gòu)為構(gòu)建系統(tǒng)提供了極大的靈活性,并且能夠適應(yīng)高帶寬的外設(shè)。

a.JPG


在設(shè)計(jì)過程中,充分考慮SOPC系統(tǒng)的特色,充分發(fā)揮了SOPC系統(tǒng)在數(shù)字信號處理中的并行運(yùn)算優(yōu)勢和NiosⅡ自定義指令加快程序運(yùn)行速度的優(yōu)勢。圖3為本系統(tǒng)的SOPCbuilder組件列表圖:主要是用SOPC Builder選取合適的CPU、存儲器、及外圍器件,外圍器件包含系統(tǒng)自帶的如定時(shí)器,SPI接口核等,也包含用戶自定義的外設(shè)組件(AD,DA)。



評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉