新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 采用FPGA和VHDL語言的多按鍵狀態(tài)識(shí)別系統(tǒng)

采用FPGA和VHDL語言的多按鍵狀態(tài)識(shí)別系統(tǒng)

作者: 時(shí)間:2012-06-08 來源:網(wǎng)絡(luò) 收藏

 3.2 編碼模塊

  以0、l表示通斷,60個(gè)則需要8個(gè)字節(jié);在實(shí)際中單鍵動(dòng)作的概率遠(yuǎn)遠(yuǎn)大于多鍵同時(shí)動(dòng)作的概率,若只對(duì)發(fā)生變化的以8位編碼方式傳輸按鍵信息,則一個(gè)按鍵只需傳送一個(gè)字節(jié),因此為盡可能地減少M(fèi)CU的負(fù)擔(dān),提高實(shí)時(shí)性,設(shè)計(jì)為只在按鍵發(fā)生變化時(shí)才向MCU傳輸相應(yīng)按鍵的編號(hào)和狀態(tài)數(shù)據(jù)。其編碼數(shù)據(jù)格式如圖6所示。

本文引用地址:http://2s4d.com/article/148924.htm

  

  狀態(tài)位lbit,0表示按鍵閉合狀態(tài),1表示按鍵打開;數(shù)據(jù)6bits,即0X01~OX3C分別表示1~60個(gè)按鍵;lbit偶校驗(yàn)位。這樣傳輸一次數(shù)據(jù)就可完成按鍵編號(hào)和狀態(tài)的傳輸。

塵埃粒子計(jì)數(shù)器相關(guān)文章:塵埃粒子計(jì)數(shù)器原理
上拉電阻相關(guān)文章:上拉電阻原理

上一頁 1 2 3 下一頁

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉