新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于DSP的數(shù)字對(duì)講機(jī)基帶系統(tǒng)中的應(yīng)用

基于DSP的數(shù)字對(duì)講機(jī)基帶系統(tǒng)中的應(yīng)用

作者: 時(shí)間:2012-06-16 來(lái)源:網(wǎng)絡(luò) 收藏

隨著通信技術(shù)的發(fā)展,傳統(tǒng)的模擬已不能滿(mǎn)足人們的需求,化勢(shì)在必行。信息社會(huì)的高速發(fā)展使頻譜資源變得愈加寶貴,信道利用率成為一項(xiàng)關(guān)鍵因素。如何在有限的信道資源下,通過(guò)壓縮信源以提高傳輸效率,已成為當(dāng)前急需解決的問(wèn)題之一。信號(hào)處理器的運(yùn)算能力越來(lái)越強(qiáng),本設(shè)計(jì)采用TI公司的通用定TMS320C5509A作為的處理器,主要對(duì)G.723.1語(yǔ)音壓縮編碼在頻帶、資源有限的中的具體進(jìn)行研究與實(shí)現(xiàn)。

本文引用地址:http://2s4d.com/article/148898.htm

  1G.723.1語(yǔ)音壓縮編碼原理

  G.723.1標(biāo)準(zhǔn)主要用于對(duì)語(yǔ)音及其他多媒體聲音信號(hào)的壓縮。該算法是H.324系列標(biāo)準(zhǔn)的一部分,包含2種工作速率:低速率(5.3kbps)采用代數(shù)碼本線(xiàn)性激勵(lì)預(yù)測(cè)(ACELP),高速率(6.3kbps)采用多脈沖激勵(lì)最大似然量化(MP_MLQ)。2種速率的編碼器都以幀為處理單位,幀長(zhǎng)為30ms,加上另需7.5ms的延時(shí),總共37.5ms的算法延時(shí)。編碼器原理如圖1所示。

  

  輸入的16位線(xiàn)性PC碼流分成長(zhǎng)度為240樣點(diǎn)的語(yǔ)音幀。每幀信號(hào)先通過(guò)1個(gè)高通濾波器,去除低頻成分,再分成4個(gè)子幀,每個(gè)子幀60個(gè)樣點(diǎn)。對(duì)每個(gè)子幀進(jìn)行10階LPC預(yù)測(cè),將最后1個(gè)子幀的LPC參數(shù)轉(zhuǎn)化成線(xiàn)譜對(duì)LSP參數(shù)。用預(yù)測(cè)分裂矢量量化法(PSVQ)進(jìn)行量化。為了減少合成端合成語(yǔ)音信號(hào)的誤差,在分析端對(duì)LSP系數(shù)解碼、插值后,再變?yōu)長(zhǎng)PC系數(shù)。由LPC分析后的LPC系數(shù)可得到共振峰加權(quán)濾波器的系數(shù)。用共振峰加權(quán)濾波器對(duì)經(jīng)高通濾波后的語(yǔ)音信號(hào)進(jìn)行共振峰加權(quán)濾波,可得到共振峰加權(quán)濾波后的語(yǔ)音信號(hào)f(n)。由f(n)經(jīng)基音估計(jì)可求出開(kāi)環(huán)基音周期,基音周期的搜索范圍為18~142個(gè)樣點(diǎn)。對(duì)每個(gè)子幀的語(yǔ)音信號(hào)進(jìn)行諧波噪聲整形、沖擊響應(yīng)計(jì)算,然后進(jìn)行閉環(huán)基音搜索,求出閉環(huán)基音周期及基音增益,再計(jì)算出殘差信號(hào)。然后根據(jù)不同的速率進(jìn)行激勵(lì)搜索,求出脈沖位置和幅度參數(shù),打包后形成以幀為單位的編碼數(shù)據(jù)流。

  2語(yǔ)音的結(jié)構(gòu)及硬件原理圖

  原始的模擬語(yǔ)音首先要經(jīng)過(guò)模數(shù)變換,轉(zhuǎn)化為數(shù)字信號(hào)之后,通過(guò)串口輸入到DSP中,再進(jìn)行語(yǔ)音壓縮算法。G.723.1標(biāo)準(zhǔn)計(jì)算復(fù)雜和數(shù)據(jù)存儲(chǔ)量大的問(wèn)題使得語(yǔ)音編解碼方案的實(shí)時(shí)實(shí)現(xiàn)存在很多困難。為了保證該算法處理的實(shí)時(shí)性,本系統(tǒng)選用DSP作為主控芯片,用來(lái)實(shí)現(xiàn)編解碼算法。語(yǔ)音系統(tǒng)整體硬件結(jié)構(gòu)如圖2所示。

  

  3語(yǔ)音系統(tǒng)的硬件設(shè)計(jì)

  本系統(tǒng)的核心部件采用CPLD和DSP。DSP負(fù)責(zé)基帶的數(shù)字化處理,CPLD用于外圍器件的控制。將CPLD和DSP技術(shù)相結(jié)合,一方面能利用DSP軟件控制的靈活性,另一方面又能利用CPLD硬件上的高速、高集成度和可編程性。

  本系統(tǒng)選用TMS320C5509A(簡(jiǎn)稱(chēng)C5509A)負(fù)責(zé)G.723.1標(biāo)準(zhǔn)的算法及后續(xù)基帶數(shù)字化的處理(信道編譯碼、交織、加擾、CRC、基帶調(diào)制解調(diào))。該芯片是TMS320C55X系列DSP中的一款,C55X系列的結(jié)構(gòu)見(jiàn)參考文獻(xiàn)[1]。

  CPLD主要用來(lái)擴(kuò)展DSP的外部地址空間,實(shí)現(xiàn)地址譯碼、時(shí)序控制,并給DSP提供所需的邏輯和時(shí)序控制信號(hào)。本系統(tǒng)選用Altera公司MAX7000系列中的EPM7128,其與DSP的接口電路如圖3(a)所示,其中FSX和FSR幀同步信號(hào)端的同步信號(hào)相同。原始模擬語(yǔ)音信號(hào)必須進(jìn)行數(shù)字化處理后,才能在DSP中進(jìn)行語(yǔ)音壓縮編解碼算法。系統(tǒng)選用的是ADI公司推出的低成本、低功耗通用模擬前端AD7311L,其與DSP的接口電路如圖3(b)所示。由于G.723.1的算法比較復(fù)雜,處理時(shí)需要大量的存儲(chǔ)空間,本設(shè)計(jì)采用4Mb×16的SDRAM,芯片為MT48LCM16,通過(guò)EMIF接口映射到C5509A的CEO空間。其與DSP的接口電路如圖3(c)所示。

  

  4語(yǔ)音系統(tǒng)的軟件設(shè)計(jì)

  總體軟件流程如圖4所示。當(dāng)DSP處于發(fā)送狀態(tài)時(shí),通過(guò)MCBSP1接收來(lái)自AD7311L的數(shù)字化語(yǔ)音數(shù)據(jù),調(diào)用語(yǔ)音壓縮編碼程序,編完1幀輸出數(shù)據(jù),然后繼續(xù)進(jìn)行后續(xù)的相關(guān)基帶處理。當(dāng)DSP處于接收狀態(tài)時(shí),接收來(lái)自后續(xù)基帶處理的數(shù)據(jù),調(diào)用語(yǔ)音解碼程序;解碼后的語(yǔ)音數(shù)據(jù),再以每幀的數(shù)據(jù)通過(guò)MCBSP1送入AD7311L,最后還原成原始語(yǔ)音。下面主要介紹初始化模塊及語(yǔ)音編解碼模塊。

  


上一頁(yè) 1 2 下一頁(yè)

評(píng)論


相關(guān)推薦

技術(shù)專(zhuān)區(qū)

關(guān)閉