新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 聯(lián)華電子與SuVolta 宣布聯(lián)合開發(fā)28納米低功耗工藝技術(shù)

聯(lián)華電子與SuVolta 宣布聯(lián)合開發(fā)28納米低功耗工藝技術(shù)

—— 聯(lián)華電子的28納米High-K/Metal Gate工藝運用SuVolta的 DDC技術(shù)指向移動應(yīng)用
作者: 時間:2013-07-24 來源:電子產(chǎn)品世界 收藏

  電子公司(NYSE: UMC; TWSE: 2303) ("UMC") 與SuVolta公司,日前宣布聯(lián)合開發(fā)工藝。該項工藝將SuVolta的Deeply Depleted Channel™ ()技術(shù)集成到電子的High-K/Metal Gate(HKMG)高效能移動(HPM)工藝。SuVolta與電子正密切合作利用技術(shù)的優(yōu)勢來降低泄漏功耗,并提高SRAM的低電壓效能。

本文引用地址:http://2s4d.com/article/147840.htm

  這兩家公司還宣布該工藝技術(shù)將提供高度靈活的采用方式:

  · “ PowerShrink™低功耗平臺”選項:所有都使用DDC技術(shù)以實現(xiàn)最佳功耗與效能優(yōu)勢;

  · “DDC DesignBoost晶體管調(diào)換”選項:用DDC晶體管取代現(xiàn)有設(shè)計中部分晶體管。該選項的典型應(yīng)用是用DDC晶體管取代泄漏功耗大的晶體管來降低泄漏,或者取代SRAM位單元晶體管從而提高效能并降低最低工作電壓(Vmin)

  聯(lián)華電子先進技術(shù)開發(fā)部副總裁游萃蓉表示:“在接下來的幾周或者幾個月,我們期待看到聯(lián)華電子與SuVolta聯(lián)合開發(fā)的技術(shù)有良好的結(jié)果,從而進一步驗證DDC技術(shù)為我們的 HKMG工藝帶來的功耗與效能優(yōu)勢。通過將SuVolta的先進技術(shù)引進到我們的HKMG工藝上,聯(lián)華電子將提供28納米移動計算工藝平臺,以完善我們現(xiàn)有的Poly-SiON及HKMG技術(shù)。”

  SuVolta總裁兼首席執(zhí)行官Bruce McWilliams博士表示:“聯(lián)華電子與SuVolta團隊繼續(xù)將DDC技術(shù)集成到聯(lián)華電子的28納米工藝,取得優(yōu)秀的進展。通過合作,我們開發(fā)的工藝使得聯(lián)華電子客戶的設(shè)計易于移植。此外,SuVolta為業(yè)界提供選擇,以替代昂貴而復(fù)雜的工藝技術(shù),從而推動未來移動器件的發(fā)展。”

晶體管相關(guān)文章:晶體管工作原理


晶體管相關(guān)文章:晶體管原理


關(guān)鍵詞: 聯(lián)華 28納米 DDC 晶體管

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉