新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > T-MMB系統(tǒng)中LDPC碼譯碼器的FPGA設(shè)計與實現(xiàn)

T-MMB系統(tǒng)中LDPC碼譯碼器的FPGA設(shè)計與實現(xiàn)

——
作者:柳曉鳳 李媛 韓康康 時間:2013-06-26 來源:電子產(chǎn)品世界 收藏

  本文設(shè)計的高效存儲方式偏移量最多為71,同一種信息對應(yīng)的子矩陣為224,與傳統(tǒng)存儲方式相比可以節(jié)省75%的RAM資源。這種存儲方式不僅減少了塊RAM資源的浪費,也減少了譯碼器實現(xiàn)所需的存儲資源數(shù)量。表2對比了傳統(tǒng)存儲方式與改進后的RAM存儲方式資源的占用情況?! ?/p>本文引用地址:http://2s4d.com/article/146837.htm

?

  主要模塊的硬件實現(xiàn)

  針對本文提出的高效存儲譯碼架構(gòu),本文在實際的硬件平臺上進行了譯碼器驗證。下面列舉了主要功能模塊的硬件設(shè)計,其中譯碼器的各模塊均采用了多級流水線技術(shù)。  

?

  校驗節(jié)點處理單元(CNU)

  CNU總體被劃分為5級流水線,其結(jié)構(gòu)如圖3所示。乘法電路采用減法及移位操作來代替,從而簡化計算電路。這種運行方式運行在較高的時鐘頻率下,該模塊的最高時鐘頻率可以達到171.73MHz。圖4表示了水平運算的仿真結(jié)果?! ?/p>

?

fpga相關(guān)文章:fpga是什么




關(guān)鍵詞: LDPC FPGA 201307

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉