新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 一種多體制通信時間同步算法及其FPGA實現(xiàn)

一種多體制通信時間同步算法及其FPGA實現(xiàn)

—— Timing Synchronization Algorithm for Multimode Communication and Implementation in FPGA
作者:王寬 粟欣 曾捷 劉莉莉 清華大學無線與移動通信技術(shù)研究中心(北京 100084) 時間:2011-02-18 來源:電子產(chǎn)品世界 收藏
        適用的時間同步算法

  為了解決傳統(tǒng)時間同步算法不適用于多種無線通信體制且不適于硬件實現(xiàn)等問題,本文提出了一種改進的時間同步算法,如圖1所示。在改進的時間同步算法中,本地同步序列分成和兩段,從而使和位同步都可以利用接收序列與本地同步序列的相關(guān)性實現(xiàn)。因此,只需要改變本地同步序列,改進后的時間同步算法就可以適用于不同的通信體制。

本文引用地址:http://2s4d.com/article/116957.htm

  在本地同步序列及其劃分方式確定后,時間同步算法的工作原理如下:首先,系統(tǒng)利用本地同步序列1完成的初始檢測。當檢測結(jié)果認為接收到數(shù)據(jù)幀時,啟動確認和位同步等模塊,利用本地同步序列2完成幀同步確認和位同步調(diào)整。其中,幀同步檢測使用改進的分段相關(guān)法,可以有效提高幀檢測算法對載波頻偏的容忍度,降低幀同步的漏同步概率,并使算法便于硬件實現(xiàn)。幀同步確認和位同步在幀同步檢測成功后啟動,通過本地同步序列2與接收序列的相關(guān)結(jié)果來確認幀同步檢測結(jié)果是否正確,從而減少假同步概率,并同時利用接收序列與本地同步序列2之間的相關(guān)性完成位同步處理,大大加快了位同步的收斂速度。


上一頁 1 2 3 下一頁

關(guān)鍵詞: 多體制通信 幀同步

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉