FPGA在彈上信息處理機(jī)中的應(yīng)用
如果上電或復(fù)位時出現(xiàn)問題,FPGA使用缺省參數(shù)自動初始化所有參數(shù)并自動進(jìn)行后續(xù)工作。
(2)20ms緩沖區(qū)切換信號同步
完成初始化后,FPGA內(nèi)部的“20ms緩沖區(qū)切換信號”生成邏輯,自動執(zhí)行和“1.28M同步輸入串口”的同步過程,同步過程中不向外發(fā)送任何數(shù)據(jù),一旦同步后,會給出同步鎖定信號Sync Locked=“1”,所有通道的數(shù)據(jù)采集工作均開始,進(jìn)入遙測信息接收過程。
(3)遙測信息接收
通道的數(shù)據(jù)采集都以FPGA內(nèi)部產(chǎn)生的“20ms緩沖區(qū)切換信號SwitchBuf”為20ms周期標(biāo)志進(jìn)行緩沖區(qū)的切換(雙端口),分別為A,B兩個緩沖區(qū)。
1.28M通道在20ms內(nèi)應(yīng)完成32×100=3200 Bytes的數(shù)據(jù)接收。并根據(jù)字計(jì)數(shù)器反轉(zhuǎn)當(dāng)前的SwitchBuf信號。
4M 1553B通道應(yīng)由ARM完成4M 1553B總線遙測數(shù)據(jù)的接收、過濾、打包,形成20ms內(nèi)約1500 Bytes的遙測數(shù)據(jù)包填入分配給它的包緩沖區(qū),由FPGA自動生成對應(yīng)的包長度信息放入一個包長度FIFO中。此后,ARM重新開始下一20ms數(shù)據(jù)接收工作,如此反復(fù)循環(huán)下去。組幀狀態(tài)機(jī)(MFSTM)在組幀過程中,一旦發(fā)現(xiàn)包長度FIFO不空,就從包緩沖區(qū)FIFO中讀取對應(yīng)長度的數(shù)據(jù)包,按照規(guī)定格式和位置填入數(shù)據(jù)融合表。
38.4k異步串行輸入通道由FPGA的UART IP核完成串行輸入數(shù)據(jù)的接收,IP核根據(jù)字間隔是否超過2個字的接收時間來判斷是否完成一幀的接收,原理和1553總線數(shù)據(jù)的接收相同。
115.2k異步串行輸入通道由FPGA的UART IP核完成串行輸入數(shù)據(jù)的接收。緩沖區(qū)由一個FIFO組成。組幀狀態(tài)機(jī)會隨時查詢該FIFO空滿狀態(tài),若不空,則就開始連續(xù)的讀取過程,每間隔200ms從FIFO中讀取一個數(shù)據(jù)并按照規(guī)定格式和位置填入數(shù)據(jù)融合表,直到該FIFO的數(shù)據(jù)取完為止,若為空,則新幀對應(yīng)通道的位置數(shù)據(jù)填零。
(4)組幀
組幀工作即遙測數(shù)據(jù)的數(shù)據(jù)融合,將各路遙測信息按照給定的數(shù)據(jù)融合格式組織成一個完整的100幀(1幀200ms,100幀20ms)格式進(jìn)行發(fā)送,該功能由設(shè)計(jì)在FPGA內(nèi)部“組幀狀態(tài)機(jī)(MFSTM)IP”完成。
(5)數(shù)據(jù)融合表
上電復(fù)位后,組幀狀態(tài)機(jī)MFSTM等待同步鎖定信號Sync Locked=“1”后開始工作,并根據(jù)20ms緩沖區(qū)切換信號SwitchBuf進(jìn)行周期性的切換。按照數(shù)據(jù)融合表設(shè)計(jì)好的順序依次訪問1.28M同步輸入串口緩沖區(qū)、4M 1553B總線數(shù)據(jù)緩沖區(qū)、115.2k異步輸入串口緩沖區(qū)、38.4k異步輸入串口緩沖區(qū)等等,并讀取指定數(shù)量的數(shù)據(jù)依次填入本次20ms的數(shù)據(jù)融合表中,重復(fù)100次,從而完成表中1~100行數(shù)據(jù)的填寫。數(shù)據(jù)融合表的數(shù)據(jù)結(jié)構(gòu)設(shè)計(jì)成FIFO,使用FIFO可以平衡快速的組幀狀態(tài)機(jī)和慢速的發(fā)送狀態(tài)機(jī)之間的速度差異,使發(fā)送的數(shù)據(jù)流保持在2.56Mbps的波特率之下,持續(xù)發(fā)送。
(6)發(fā)送
數(shù)據(jù)融合表的發(fā)送則由“發(fā)送狀態(tài)機(jī)(SendSTM) IP”完成。它以數(shù)據(jù)融合表FIFO、2.56M發(fā)送時鐘為輸入,一旦啟動就不再停止。發(fā)送狀態(tài)機(jī)首先查詢數(shù)據(jù)融合表FIFO, 若FIFO為空,則等待;若FIFO不空,則以2.56M/8的固定時鐘頻率持續(xù)讀取數(shù)據(jù)融合表FIFO的數(shù)據(jù),再送入“15段加擾器”進(jìn)行加擾,加擾后的數(shù)據(jù)和時鐘經(jīng)RS422驅(qū)動電路轉(zhuǎn)化為RS422差分形式發(fā)送給加密器,即2.56M輸出。
評論