如何將自動 EMC 分析添加到 PCB LAYOUT?
電磁兼容性(EMC) 通常被定義為產(chǎn)品在其環(huán)境內(nèi)發(fā)揮作用而不引入電磁干擾的能力。EMC 合規(guī)性是將產(chǎn)品推向市場的必要條件。簡單地說,如果產(chǎn)品未通過目標市場的EMC 合規(guī)性測試,則無法銷售該產(chǎn)品。
有一種看法認為,在PCBLayout 期間進行EMC 分析可能是項非常耗時的任務,不僅難以設置和正確配置,而且會產(chǎn)生難以解釋的結(jié)果?;谠O計的分析一直將焦點放在信號完整性(SI) 和電源完整性(Pi)上,而EMC“分析”則是放在完成制造并測試實際產(chǎn)品之后手動執(zhí)行的。
人們經(jīng)常忽視的一點是,在設計階段添加自動EMC 分析提供了避免在制造后出現(xiàn)EMC 合規(guī)性故障的機會。通過在制造前的PCBLayout 期間的適當時間點添加自動EMC分析,可以減少進行重新設計的需要,從而影響產(chǎn)品的開發(fā)成本和整體上市時間。
如前所述,EMC 通常被定義為產(chǎn)品在其環(huán)境中發(fā)揮作用而不引入電磁干擾的能力。具體而言,產(chǎn)品必須:
■ 能夠耐受規(guī)定程度的干擾
■ 不會產(chǎn)生超過規(guī)定數(shù)量的干擾
■ 能夠保持自我兼容。
EMI 通常被定義為由于電磁感應或電磁輻射而對電路造成影響的干擾。
為進一步簡化這兩個定義:
EMC 是產(chǎn)品易受環(huán)境影響的程度,而EMI 則是給環(huán)境帶來的影響。
該主題非常復雜,致使人們認為,在PCB Layout 期間很難執(zhí)行和解釋EMC 分析。但實際上,進行設計內(nèi)分析要比等待實際產(chǎn)品完成制造后再進行測試更加輕松和經(jīng)濟高效,因為在后一種情況下,修復問題需要投入的時間和成本要多得多。
有兩項統(tǒng)計數(shù)據(jù)足以證明進行設計內(nèi)測試的重要性。
1. 雖然EMC 測試實驗室未被要求提供平均EMC 測試合格率,但一些研究表明,首次合格率僅約50%。
2. EMC 合規(guī)性故障被認為是導致汽車行業(yè)重新設計的第二大常見原因。
將EMC 分析“左移”至PCBLAYOUT 期間進行
在工程領域,術(shù)語“左移”通常用于描述將通常放在設計流程后期階段執(zhí)行的任務移動(或轉(zhuǎn)移)到設計流程早期階段的行為。一般而言,轉(zhuǎn)移任務未必能夠消除流程后期對該任務的需求;其目的在于降低依賴性和改善結(jié)果。
在本例中,基于制造后EMC 測試結(jié)果執(zhí)行的EMC 分析將被轉(zhuǎn)移,并且還會使用HyperLynxDRC 在PCB Layout階段的適當時間點執(zhí)行。左移的目的是為工程師和設計人員提供機會,在整體設計流程的更早階段執(zhí)行相關(guān)任務,最終消除迭代并確保整體流程更加高效。從根本上說,在PCBLayout 的各個階段進行的每次分析,都能令整個設計流程得到改進。應用的轉(zhuǎn)移程度越高,獲得的好處越大。
考慮典型使用案例。傳統(tǒng)上,工程師或設計人員會在PCB 設計期間執(zhí)行一些非常簡單的手動EMC 分析,隨后依賴于制造后的EMC 測試結(jié)果來確定是否需要進行更詳細的分析。在這種設計后分析環(huán)境中檢測到的任何EMC 問題都必須回傳到設計人員采取糾正措施。完成第一組更改以解決在測試期間發(fā)現(xiàn)的EMC 問題后,必須制作新的設計并重新開始以上循環(huán)。
手動檢查EMC 問題不僅耗時,而且具有主觀性,可能不準確且容易出錯。通過使用HyperLynx DRC 將EMC 分析左移到自動化設計內(nèi)流程后,確定和解決EMC 問題的周期時間便不再受制于外部影響。
EMC 分析_ 在早期經(jīng)常運行
考慮到一項設計改進往往可以同時降低EMC 排放和敏感性,在早期PCB Layout 的適當階段經(jīng)常運行分析,可以獲得顯著的優(yōu)勢。許多設計團隊投入大量的精力來控制潛在的EMC/EMI 問題,而不是花時間使用分析方法來抑制它們。
如前所述,HyperLynxDRC 可通過對布局和布線執(zhí)行各種EMC 和EMI 規(guī)則檢查,來支持實現(xiàn)最佳Layout 設計。為了最大限度減少不確定性并確保正確使用,HyperLynx DRC 的功能具有以下特點:
■ 詳細記錄每條規(guī)則
■ 解釋每條規(guī)則的原則
■ 提供包含圖表的示例,詳細說明需要的任何設置
■ 提供有關(guān)如何糾正問題的建議。
HyperLynx DRC 提供的許多EMC 檢查都會查找不容易仿真的項目,例如跨越平面分割的走線、參考平面更改、屏蔽和過孔等。在EMC/EMI 分析期間可以檢查的一些其他問題示例包括:
■ 殘留分支長度
■ 濾波器件布局
■ 分割平面上的IC
■ I/O 耦合
■ 銅皮孤島
■ 靠近平面邊緣的網(wǎng)絡
■ 基準電壓錯誤的走線。
表1 是應該在PCB Layout 的不同階段使用EMC 分析來檢查的項目示例。
總結(jié)
添加自動EMC 分析不應該是個孤立事件,而應該是在PCB Layout 的適當階段發(fā)生的一系列事件,從而幫助指導工程師和設計人員獲得具有更好的EMC 性能的物理實現(xiàn)。在工程師與分析之間建立這種直接關(guān)系,意味著可以在PCBLayout 流程的每個階段應用支持EMC 合規(guī)性的關(guān)鍵設計決策。
在PCBLayout 流程中應用的每次EMC 分析左移,都能實現(xiàn)效率提升。任何左移計劃的最終目的都是讓設計系統(tǒng)能夠使用EMC 規(guī)則支持設計即正確的方法,以消除代價高昂的設計后迭代。
總之,通過使用HyperLynxDRC 將自動EMC 分析添加到PCBLayout,工程師和PCB 設計人員將能夠:
■ 設計具有正確EMC 性能的物理實現(xiàn)
■ 減少對制造后EMC 分析的依賴
■ 提高在首次制造期間通過EMC 合規(guī)性測試的可能性
■ 自動執(zhí)行主觀、耗時而且可能容易出錯的手動過程
■ 減少或消除設計周期后期的返工。
*博客內(nèi)容為網(wǎng)友個人發(fā)布,僅代表博主個人觀點,如有侵權(quán)請聯(lián)系工作人員刪除。