首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> risc-v cpu

物奇推出國內(nèi)首款 1x1 雙頻并發(fā) Wi-Fi 6 量產(chǎn)芯片

  • IT之家 12 月 19 日消息,重慶物奇微電子現(xiàn)宣布,歷時三年終于成功推出國內(nèi)首款 1x1 雙頻并發(fā) Wi-Fi 6 量產(chǎn)芯片 WQ9101。據(jù)介紹,該芯片集成 4 個高性能 RISC-V CPU,支持 IEEE802.11ax 并向下兼容 IEEE802.11 a / b / g / n / ac 協(xié)議;采用 2.4GHz / 5GHz 雙頻架構(gòu),支持 DBDC 雙頻并發(fā),以及多個高速接口和各種外圍接口,可以提供業(yè)內(nèi)領(lǐng)先的射頻和基帶性能。該公司表示,目前這款芯片主要應(yīng)用于電視、平板、PC、智
  • 關(guān)鍵字: 物奇微電子  Wi-Fi 6  WQ9101  RISC-V  

IAR Embedded Workbench 將支持 RISC-V 太空級處理器 NOEL-V

  • 瑞典烏普薩拉和哥德堡 – 2022 年 12 月 16 日 – 嵌入式開發(fā)軟件和服務(wù)的全球領(lǐng)導(dǎo)者 IAR Systems和 CAES 的容錯處理器設(shè)計中心 Gaisler 欣然宣布達(dá)成新的合作協(xié)議。IAR Systems即將發(fā)布的 IAR Embedded Workbench for RISC-V 新版本將支持 NOEL-V,即 Gaisler 的 RISC-V 太空級處理器。NOEL-V 是一個實現(xiàn) RISC-V 架構(gòu)的處理器的可綜合 VHDL 模型。該模型可高度配置,提供了從高性能支持 Linux 架
  • 關(guān)鍵字: IAR Embedded Workbench  RISC-V  太空級處理器  NOEL-V  

高通:已從驍龍 865 開始嘗試使用 RISC-V,Arm 是過時的傳統(tǒng)架構(gòu)

  • IT之家 12 月 18 日消息,高通與 Arm 的糾紛已經(jīng)爭吵了有一段時間,根據(jù)高通高管的最新表態(tài),似乎高通要積極布局新興崛起的 RISC-V 架構(gòu),從而在一定程度上擺脫 Arm 的束縛。據(jù) The Register 報道,在本周的 RISC-V 峰會上,高通公司產(chǎn)品管理總監(jiān) Manju Varma 表示,RISC-V 是專有 Arm 指令集架構(gòu)的新興替代品,在高通公司設(shè)計芯片的一系列設(shè)備上都有機會使用,包括可穿戴設(shè)備、智能手機、筆記本電腦和聯(lián)網(wǎng)汽車等。根據(jù) Varma 的說法,從 2019
  • 關(guān)鍵字: ARM  RISC-V  

Imagination升級為高級會員并將繼續(xù)致力于推動RISC-V的發(fā)展

  • Imagination Technologies近日宣布公司已升級為RISC-V International高級會員并將繼續(xù)致力于推動RISC-V生態(tài)系統(tǒng)的發(fā)展。在升級為高級會員后,Imagination計算部副總裁Shreyas Derashri將加入RISC-V International董事會。Imagination多年來一直活躍于RISC-V社區(qū),最初通過廣受歡迎的RVfpga培訓(xùn)課程推動RISC-V架構(gòu)的教育。今年,公司發(fā)布了其首個商用RISC-V核——實時IMG RTXM-2200 CPU。此
  • 關(guān)鍵字: Imagination  RISC-V  

RISC-V 成功運行安卓 12,阿里平頭哥公布融合新進(jìn)展

  • 北京時間12月14日早晨,在2022 RISC-V國際峰會上,阿里平頭哥展示了RISC-V架構(gòu)與安卓體系融合的最新進(jìn)展:基于SoC原型曳影1520,RISC-V在安卓12(AOSP)上成功運行多媒體、3D渲染、AI識物等場景及功能。這意味著安卓系統(tǒng)在RISC-V硬件上得到進(jìn)一步驗證,兩大體系融合開始進(jìn)入原生支持的應(yīng)用新階段。在大部分基礎(chǔ)功能成功實現(xiàn)后,RISC-V與安卓的融合進(jìn)入應(yīng)用驗證領(lǐng)域,面臨更多模塊缺失、接口不一致等技術(shù)和系統(tǒng)挑戰(zhàn)。比如在車載場景中,硬件層需重新設(shè)計總線以支持多路輸入,系統(tǒng)層要兼容外
  • 關(guān)鍵字: RISC-V  阿里平頭哥  SoC  多路編解碼  

無畏 RISC-V 來勢洶洶,Arm 高管稱競爭是好事

  • IT之家 12 月 13 日消息,據(jù)臺媒 TechNews 報道,面對 RISC-V 積極開疆拓土,Arm 策略與行銷執(zhí)行副總裁 Drew Henry 在媒體分享會上表示,要正向看待良性競爭,而 Arm 長期建構(gòu)下來的硬件效能、軟件及開發(fā)工具所形成的龐大生態(tài)系是最大優(yōu)勢,也能滿足產(chǎn)業(yè)需求。▲ 圖源 ArmDrew Henry 表示,隨著數(shù)據(jù)中心需求急劇增加,加上自動駕駛汽車、AI、物聯(lián)網(wǎng)等新興應(yīng)用崛起,市場對于運算能力的要求越來越高,這也使得摩爾定律備受挑戰(zhàn)。如今要靠單一技術(shù)延續(xù)摩爾定
  • 關(guān)鍵字: RISC-V  ARM  嵌入式  

第三大CPU架構(gòu)RISC-V沖向5nm 192核 國產(chǎn)版也要來了:單核性能有驚喜

  • 作為僅次于x86、ARM的第三大CPU架構(gòu),RISC-V憑借開源、免費的優(yōu)勢迅速發(fā)展,之前主要用于低功耗市場,但是現(xiàn)在也開始沖擊高性能領(lǐng)域,Ventana公司日前已經(jīng)做出了5nm 192核的芯片。Ventana公司日前發(fā)布了第一款產(chǎn)品Veyron V1,該公司研發(fā)了一種高性能RISC-V架構(gòu),每個CPU模塊中有16個RISC-V內(nèi)核,頻率3.6GHz,整合48MB緩存,整個處理器可以集成12個CPU模塊,做到192核,臺積電5nm工藝生產(chǎn)制造,還有自己開發(fā)的高性能IO核心,延遲低至7ns,接近原生核心性能
  • 關(guān)鍵字: RISC-V  5nm  192核  

性能大漲25% 升級4nm Zen 5 銳龍8000處理器將從頭設(shè)計

  •     AMD的銳龍7000處理器升級了5nm Zen4架構(gòu),IPC性能提升只有8-10%,雖然依靠頻率優(yōu)勢可以將單核性能提升15%以上,整體性能提升還是很明顯的。   5nm Zen4從技術(shù)角度來說已經(jīng)完工了,AMD后續(xù)的重點會轉(zhuǎn)向新一代架構(gòu),Zen5也在研發(fā)中了,AMD已經(jīng)確認(rèn)Zen5會在2024年推出,有Zen5、Zen5 V-Cache、Zen5c三種架構(gòu)變種,初期使用4nm工藝,后期還會升級3nm工藝。    最引人關(guān)注的當(dāng)然還是Zen
  • 關(guān)鍵字: AMD  CPU  

Microchip在RISC-V峰會上展示基于RISC-V的FPGA和空間計算解決方案

  • 中端FPGA和片上系統(tǒng)(SoC)FPGA對于將計算機工作負(fù)載轉(zhuǎn)移到網(wǎng)絡(luò)邊緣發(fā)揮著重要作用。Microchip Technology Inc.(美國微芯科技公司)憑借其屢獲殊榮的FPGA幫助推動了這一轉(zhuǎn)變,現(xiàn)又推出首款基于RISC-V的FPGA,其能效是同類中端FPGA的兩倍,并具有同類最佳的設(shè)計、操作系統(tǒng)和解決方案生態(tài)系統(tǒng)。Microchip將在2022年RISC-V峰會上展示該解決方案,并預(yù)覽其PolarFire 2 FPGA硅平臺和基于RISC-V的處理器子系統(tǒng)及軟件套件路線圖。Microchip還將
  • 關(guān)鍵字: Microchip  RISC-V峰會  RISC-V  FPGA  空間計算  

Codasip 宣布成立 Codasip 實驗室,以加速行業(yè)前沿技術(shù)的開發(fā)和應(yīng)用!

  • 德國慕尼黑,2022年12月7日——處理器設(shè)計自動化和RISC-V處理器IP的領(lǐng)導(dǎo)者Codasip今日宣布成立Codasip實驗室(Codasip Labs)。作為公司內(nèi)部創(chuàng)新中心,新的Codasip實驗室將支持關(guān)鍵應(yīng)用領(lǐng)域中創(chuàng)新技術(shù)的開發(fā)和商業(yè)應(yīng)用,覆蓋了安全、功能安全(FuSa)和人工智能/機器學(xué)習(xí)(AI/ML)等方向。該實驗室的使命在于識別和構(gòu)建相關(guān)技術(shù),以擴展定制計算的可能性,并加快具有定制化的、領(lǐng)域?qū)S迷O(shè)計的差異化產(chǎn)品的開發(fā),并縮短其上市時間。Codasip實驗室將由公司創(chuàng)始人兼總裁馬克仁(Ka
  • 關(guān)鍵字: Codasip  Codasip 實驗室  IP  RISC-V  

56核+8通道DDR5內(nèi)存 Intel確認(rèn)發(fā)燒級CPU王者歸來

  • 還記得2018年Intel推出的至強W-3175X處理器嗎?當(dāng)年這是Intel為了跟AMD競爭專業(yè)市場,將服務(wù)器版至強下放到了工作站,滿血28核56線程,還是唯一解鎖超頻的至強,售價超過2萬元。這款處理器在2021年就退役了,這兩年Intel的發(fā)燒級HEDT平臺也沒了動靜,至強W的繼任者也沒了音信,一度傳聞被取消,但是Intlel現(xiàn)在親自出面,證實了新一代工作站處理器要來了。他們的官推來看,Intel稱新一代的工作站處理器非???,暗示性能強大,甚至需要用戶重新規(guī)劃下去接咖啡的時間了,因為工作等待時間會更短
  • 關(guān)鍵字: 英特爾  CPU  至強  DDR5  

MR6450系列RISC-V核心板究竟有哪些過人之處?

  • 隨著AIoT時代的到來,RISC-V作為新興架構(gòu),其精簡及開源的特性在物聯(lián)網(wǎng)的應(yīng)用領(lǐng)域有很大的優(yōu)勢,為此ZLG致遠(yuǎn)電子推出MR6450系列RISC-V核心板,下面詳細(xì)為大家介紹其具體參數(shù)與典型應(yīng)用。MR6450核心板性能如何?MR6450系列核心板基于先楫半導(dǎo)體的HPM6450IVM1開發(fā),主頻高,支持高速數(shù)據(jù)處理能力,具有豐富的通信接口,適合于工業(yè)控制、儀器儀表、電機控制等應(yīng)用場合。核心特點:● 單核32位 RISC-V 處理器,816MHz主頻,高于9000 CoreMark?和4500以上的DMIP
  • 關(guān)鍵字: MR6450  RISC-V核心板  

Intel 4nm芯片已準(zhǔn)備投產(chǎn),2nm和1.8nm均提前,摩爾定律繼續(xù)生效

  • 據(jù)Intel最新對外公布的信息,Intel 4nm芯片已準(zhǔn)備投產(chǎn),將用于包括Meteor Lake(14代酷睿流星湖)處理器、ASIC網(wǎng)絡(luò)產(chǎn)品等。同時,Intel 3nm、20A(2nm,其中A代表埃米,1nm=10埃米,下同)、18A(1.8nm)進(jìn)展一切順利,甚至還略有提前。其中Intel 3nm將在明年下半年投產(chǎn),用于Granite Rapids和Sierra Forest數(shù)據(jù)中心產(chǎn)品。Intel 20A計劃2024上半年準(zhǔn)備投產(chǎn),首發(fā)Arrow Lake(15代酷睿)客戶端處理器,18A提前到20
  • 關(guān)鍵字: CPU  Intel  

“芯”突破!行業(yè)首款RISC-V物聯(lián)網(wǎng)安全芯片“港華芯”正式發(fā)布!

  • 11月29日,由港華集團名氣家主辦的“港華芯暨生態(tài)合作發(fā)布會”于蘇州港華大廈順利舉行。名氣家戰(zhàn)略合作伙伴賽昉科技、微五科技、芯昇科技、愛旗科技、紫光展銳、移遠(yuǎn)通信、中國電信、中國移動的代表們通過線上線下共同參與。能源行業(yè)的數(shù)字化、智能化轉(zhuǎn)型正全面提速,與此同時信息安全體系建設(shè)和完善也被提到前所未有的高度。隨著國家出臺《關(guān)鍵信息基礎(chǔ)設(shè)施安全保護條例》,特別提出要重點保障包括能源行業(yè)在內(nèi)的關(guān)鍵信息基礎(chǔ)設(shè)施的安全。港華集團作為城市燃?xì)饣A(chǔ)設(shè)施服務(wù)商率先行動,以“港華芯”為抓手,致力于在筑牢行業(yè)數(shù)據(jù)安全“防火墻”
  • 關(guān)鍵字: 港華芯  安全芯片  RISC-V  

IAR Systems 與嘉楠科技達(dá)成合作,支持RISC-V內(nèi)核高精度AI芯片

  • 中國上?!?022年11月23日——嵌入式開發(fā)軟件和服務(wù)的全球領(lǐng)導(dǎo)者 IAR Systems 與領(lǐng)先的端側(cè) AI 芯片研發(fā)供應(yīng)商嘉楠科技 (NASDAQ: CAN) 今天共同宣布,IAR Systems 最新推出的 Embedded Workbench for RISC-V 3.11.1版本已支持嘉楠勘智K510芯片,助力開發(fā)雙核RISC-V 64位 AI 端側(cè)推理芯片。IAR Embedded Workbench for RISC-V是一個完整的C/C++編譯器和調(diào)試器工具鏈,將嵌入式開發(fā)者所需的一切
  • 關(guān)鍵字: IAR Systems  嘉楠  RISC-V  AI芯片  
共1525條 18/102 |‹ « 16 17 18 19 20 21 22 23 24 25 » ›|

risc-v cpu介紹

您好,目前還沒有人創(chuàng)建詞條risc-v cpu!
歡迎您創(chuàng)建該詞條,闡述對risc-v cpu的理解,并與今后在此搜索risc-v cpu的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473