rf-fpga 文章 最新資訊
RF-SOI技術:加強5G網(wǎng)絡和智能物聯(lián)網(wǎng)應用

- 今天的智能手機和平板電腦內均裝有射頻(RF)前端模塊(FEM),一般包括功率放大器(PA)、開關、可調諧電容器和過濾器。射頻絕緣體上硅(RF SOI)等技術可支持移動設備調整和獲取蜂窩信號——在更廣泛的區(qū)域為無線設備提供持續(xù)強勁且清晰的網(wǎng)絡連接?! ∫苿邮袌鰧F SOI的追捧持續(xù)升溫,因為它以高性價比實現(xiàn)了低插入損耗,在廣泛的頻段內實現(xiàn)低諧波和高線性度。RF SOI是一個雙贏的技術選擇,能夠提高智能手機和平板電腦的性能和數(shù)據(jù)傳輸速度,同時有望在物聯(lián)網(wǎng)中發(fā)揮關鍵作用。
- 關鍵字: RF-SOI 5G
萊迪思半導體針對工業(yè)市場提供增強的視頻橋接解決方案
- 萊迪思半導體公司,客制化智能互連解決方案市場的領先供應商,今日宣布針對工業(yè)市場推出19款HDMI?產品。HDMI發(fā)送器、接收器、端口處理器和視頻處理器套件保證了無縫的“即插即用”連接,超越了傳統(tǒng)消費電子和移動應用。 視頻應用在整個工業(yè)產品市場普遍存在,在今天的智能自動化系統(tǒng)中扮演著重要的角色。萊迪思提供了一系列可編程器件,滿足工業(yè)環(huán)境和長時間工作的要求,同時保持連續(xù)工作和無與倫比的可靠性。隨著HDMI產品的加入,萊迪思可以幫助制造商解決關鍵橋接問題或實現(xiàn)視頻處理功能,增強了人機界面、安全監(jiān)控以及數(shù)字
- 關鍵字: 萊迪思 FPGA
Altera發(fā)布Quartus Prime Pro設計軟件,加速大容量FPGA設計
- Altera,現(xiàn)在已屬英特爾公司,今天發(fā)布新的產品版Quartus? Prime Pro設計軟件,進一步提高了FPGA設計性能和設計團隊的效率。Quartus Prime Pro軟件設計用于支持英特爾下一代高度集成的大容量FPGA,這將推動云計算、數(shù)據(jù)中心、物聯(lián)網(wǎng)及其連網(wǎng)等領域的創(chuàng)新。內置在最新版軟件中的功能前所未有的縮短了編譯時間,提供通用設計輸入方法,簡化了知識產權(IP)的集成,從而加速了大規(guī)模FPGA設計流程?! ∮⑻貭柕腇PGA軟件和IP市場營銷總監(jiān)B
- 關鍵字: Altera FPGA
Altera設計解決方案網(wǎng)絡連接客戶和專家,助力客戶基于FPGA的設計創(chuàng)新
- Altera,現(xiàn)在已屬英特爾公司,今天宣布啟動其設計解決方案網(wǎng)絡(DSN,Design Solutions Network),這一全球輔助支持系統(tǒng)將穩(wěn)健的設計服務網(wǎng)絡、IP、電路板和商用現(xiàn)貨產品(COTS)公司合并到一個計劃中。DSN計劃將客戶與網(wǎng)絡成員連接起來,通過統(tǒng)一的搜索網(wǎng)站,為他們提供Altera CPLD、FPGA、SoC和Enpirion?電源器件相關的產品或者設計服務,幫助客戶加速產品創(chuàng)新,網(wǎng)站位于www.altera.com.cn/dsn?! ntel可
- 關鍵字: Altera FPGA
祖父時代的ADC已成往事:RF采樣ADC給系統(tǒng)設計帶來諸多好處

- 數(shù)據(jù)轉換器充當現(xiàn)實模擬世界與數(shù)字世界之間的橋梁已有數(shù)十年的歷史。從占用多個機架空間并消耗大量電能(例如DATRAC 11位50kSPS真空管ADC的功耗為500W)的分立元件起步,數(shù)據(jù)轉換器現(xiàn)已蛻變?yōu)楦叨燃傻膯涡酒琁C。從第一款商用數(shù)據(jù)轉換器誕生以來,對更快數(shù)據(jù)速率的無止境需求驅動著數(shù)據(jù)轉換器不斷向前發(fā)展。ADC的最新化身是采樣速率達到GHz的RF采樣ADC?! ≡缦鹊腁DC設計使用的數(shù)字電路非常少,主要用于糾錯和數(shù)字驅動器。新一代GSPS(每秒千兆樣本)轉換器(也稱為RF采樣ADC)利用
- 關鍵字: ADC RF
數(shù)字電路(fpga/asic)設計入門之靜態(tài)時序分析
- 靜態(tài)時序分析簡稱STA(Static Timming Analysis),它提供了一種針對大規(guī)模門級電路進行時序驗證的有效方法。它指需要更具電路網(wǎng)表的拓撲,就可以檢查電路設計中所有路徑的時序特性,測試電路的覆蓋率理論上可以達到100%,從而保證時序驗證的完備性;同時由于不需要測試向量,所以STA驗證所需時間遠小于門級仿真時間。但是,靜態(tài)時序分析也有自己的弱點,它無法驗證電路功能的正確性,所以這一點必須由RTL級的功能仿真來保證,門級網(wǎng)表功能的正確性可以用門級仿真技術,也可以用后面講到的形式驗證技術。值
- 關鍵字: fpga asic 靜態(tài)時序
rf-fpga介紹
您好,目前還沒有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
