pci-bus 文章 進(jìn)入pci-bus技術(shù)社區(qū)
具有PCI和并行接口的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
- 本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高精度數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案及實(shí)現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式,使系統(tǒng)方便的在兩種傳輸模式下進(jìn)行切換。最后采用QuartusII開發(fā)軟件對FPGA進(jìn)行開發(fā)設(shè)計(jì)并通過VB程序編寫了應(yīng)用于PC端的上層控制軟件。
- 關(guān)鍵字: PCI 并行接口 數(shù)據(jù)采集 系統(tǒng)設(shè)計(jì)
力科針對PCI Express 3.0推出新的Mid-bus探頭
- 力科公司推出了全新的協(xié)議分析儀Summit T3-16上用的mid-bus探頭,支持PCIE 3.0規(guī)范(8GT/s 數(shù)據(jù)速率)。Mid-bus探頭可以連接到采用Intel mid-bus探頭引腳規(guī)范的系統(tǒng)。 系統(tǒng)開發(fā)者可以使用Mid-bus探頭來探測嵌入式總線信號(比如電路板上芯片之間運(yùn)行的串行數(shù)據(jù)總線),或者作為通過探測接口讀取總線信號的簡便方式??梢暂p易地將探頭裝在位于測試目標(biāo)系統(tǒng)板mid-bus引腳上的固定連接器上。 力科mid-bus探頭使用支持8 GT/s 速率的PCIe x8
- 關(guān)鍵字: 力科 分析儀 探頭 mid-bus Summit T3-16
LSI發(fā)布面向PCI Express 3.0服務(wù)器平臺的 SAS RoC芯片
- LSI 公司日前宣布向 OEM 客戶提供 LSISAS2208 雙核 6Gb/s SAS 片上 RAID (RoC) IC 樣片。高性能 LSI™ SAS RoC 旨在支持 PCI-SIG® 目前正在開發(fā)且即將推出的 PCI Express® 3.0 規(guī)范,并提供多種不同 I/O 性能級別,以滿足新一代基于 PCI Express 3.0 的服務(wù)器平臺以及基于閃存的固態(tài)硬盤 (SSD) 存儲系統(tǒng)的需求 。 PCI Express 3.0 規(guī)范草案將把 PCI Expr
- 關(guān)鍵字: LSI RAID PCI-SIG LSISAS2208
PROFI BUS-DP/MODBUS的網(wǎng)關(guān)結(jié)構(gòu)設(shè)計(jì)
- 引 言
作為我國第一個(gè)工業(yè)通信領(lǐng)域現(xiàn)場總線技術(shù)國家標(biāo)準(zhǔn)的PROFIBUS現(xiàn)場總線,其應(yīng)用范圍已經(jīng)相當(dāng)廣泛,占有很大的市場份額。在PROFIBUS家族中,PROFIBUS-DP總線的應(yīng)用最為廣泛。
國內(nèi)的一些廠商都在開發(fā) - 關(guān)鍵字: 電源 轉(zhuǎn)換器 MODBUS BUS-DP PROFI
基于PCI總線的數(shù)據(jù)采集卡設(shè)計(jì)
- 0 引言
隨著計(jì)算機(jī)軟硬件技術(shù)和控制、測量技術(shù)的不斷發(fā)展,許多工程技術(shù)人員都將PC機(jī)作為控制、測量開發(fā)的首選平臺。而PCI(Peripheral Component Interconnect,即外圍部件互連)總線作為一種高性能、通用的局 - 關(guān)鍵字: PCI 總線 數(shù)據(jù)采集卡
PCI-Express非透明橋在智能 系統(tǒng)中的應(yīng)用設(shè)計(jì)

- 0 引言
在系統(tǒng)設(shè)計(jì)中,設(shè)計(jì)師們面臨的重要挑戰(zhàn)是既要支持高可靠性(HA,High Availability),又要使系統(tǒng)盡可能簡單、有效。而PCI Express、基于PCI Express的高級交換架構(gòu)(Advanced SwitchingArchitecture)、基 - 關(guān)鍵字: 應(yīng)用 設(shè)計(jì) 系統(tǒng) 智能 透明 PCI-Express
基于FPGA的PCI總線接口硬件調(diào)試策略
- 0 引言
在FPGA的設(shè)計(jì)流程中,完成設(shè)計(jì)輸入以及成功綜合、布局布線,只能說明設(shè)計(jì)符合一定的語法規(guī)范,而并不能保證其滿足設(shè)計(jì)人員對功能的要求,因而需要通過仿真對設(shè)計(jì)進(jìn)行驗(yàn)證。仿真驗(yàn)證的目的是為了發(fā)現(xiàn)設(shè) - 關(guān)鍵字: FPGA PCI 總線接口 硬件調(diào)試
pci-bus介紹
您好,目前還沒有人創(chuàng)建詞條pci-bus!
歡迎您創(chuàng)建該詞條,闡述對pci-bus的理解,并與今后在此搜索pci-bus的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對pci-bus的理解,并與今后在此搜索pci-bus的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
