新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 嵌入式系統(tǒng)的PCI Express時鐘分配

嵌入式系統(tǒng)的PCI Express時鐘分配

作者: 時間:2010-02-23 來源:網(wǎng)絡(luò) 收藏

e)是和其它類型的背板間通信的一個非常理想的協(xié)議。然而,在環(huán)境中,背板連接器引腳通常很昂貴。因此,采用點對點連接的星型結(jié)構(gòu)的e方案就變得并不理想。本文將討論如何使用一個多點信號來PCIe,而且仍滿足PCIe第二代規(guī)范嚴格的抖動要求。

本文引用地址:http://2s4d.com/article/152086.htm

PCIe計時

PCIe基本規(guī)范1.1和2.0為信令速率2.5Gbps和5.0Gbps的定義了三個不同模型,見圖1、圖2和圖3。





linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)

上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉