npu ip 文章 進入npu ip技術社區(qū)
芯原推出新一代高性能Vitality架構GPU IP系列
- 芯原股份近日宣布推出全新Vitality架構的圖形處理器(GPU)IP系列,具備高性能計算能力,廣泛適用于云游戲、AI PC、獨立顯卡和集成顯卡等應用領域。芯原新一代Vitality GPU架構顯著提升了計算性能,并支持多核擴展,以進一步提升性能。該GPU架構集成了諸多先進功能,如一個可配置的張量計算核心(Tensor Core)AI加速器和一個32MB至64MB的三級(L3)緩存,提供強大的處理能力和出色的能效表現。此外,Vitality架構可單核支持多達128路云游戲,滿足高并發(fā)和高畫質的云端娛樂需求
- 關鍵字: 芯原 Vitality架構 GPU IP
IP Your Way——您提供規(guī)格,然后SmartDV為您生成定制IP
- 無論是在出貨量巨大的消費電子市場,還是針對特定應用的細分芯片市場,差異化芯片設計帶來的定制化需求也在芯片設計行業(yè)中不斷凸顯,同時也成為了芯片設計企業(yè)實現更強競爭力和更高毛利的重要模式。所以,當您在為下一代SoC、ASIC或FPGA項目采購設計IP,或者尋求更適合的驗證解決方案(VIP),以便更快更好地完成您的芯片設計項目的時候,SmartDV都可以快速且可靠地在其多元化的產品組合之上進行IP定制,以滿足您期待的差異化設計需求。當大型IP供應商將其客戶鎖定在使用商品化的通用內核時,SmartDV就已經提供了
- 關鍵字: IP Your Way SmartDV 定制IP
智能無處不在:安謀科技“周易”NPU開啟端側AI新時代
- 在科技之光的照耀下,大模型從云端的殿堂飄然而至終端的舞臺。這一歷史性的跨越,不僅賦予了數據處理以迅捷之翼,更將智能體驗推向了前所未有的高度。終端上的大模型以靈動的姿態(tài),即時捕捉并回應著每一個細微的需求,將AI的觸角延伸至世界的每一個角落。近日,在EEVIA主辦的第12屆中國硬科技產業(yè)鏈創(chuàng)新趨勢峰會暨百家媒體論壇上,安謀科技產品總監(jiān)鮑敏祺發(fā)表了精彩的主題演講《端側AI應用芯機遇,NPU加速終端算力升級》。他深入剖析了端側AI發(fā)展的廣闊前景,并詳細介紹了安謀科技自研NPU的最新進展。端側AI正在崛起AIGC大
- 關鍵字: 安謀科技 周易 NPU 端側AI
智權半導體/SmartDV力助高速發(fā)展的中國RISC-V CPU IP廠商走上高質量發(fā)展之道
- 進入2024年,全球RISC-V社群在技術和應用兩個方向上都在加快發(fā)展,中國國內的RISC-V CPU IP提供商也在內核性能和應用擴展方面取得突破。從幾周前在杭州舉行的2024年RISC-V中國峰會以及其他行業(yè)活動和廠商活動中,可以清楚地看到這一趨勢。作為全球領先的IP供應商,SmartDV也從其中國的客戶和志趣相投的RISC-V CPU IP供應商那里獲得了一些建議和垂詢,希望和我們建立伙伴關系攜手在AI時代共同推動芯片產業(yè)繼續(xù)高速發(fā)展。SmartDV也看到了這一新的浪潮。上一次在行業(yè)慶祝RISC-V
- 關鍵字: 智權 SmartDV RISC-V CPU IP
將ASIC IP核移植到FPGA上——如何確保性能與時序以完成充滿挑戰(zhàn)的任務!
- 本系列文章從數字芯片設計項目技術總監(jiān)的角度出發(fā),介紹了如何將芯片的產品定義與設計和驗證規(guī)劃進行結合,詳細講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必要性開始,通過闡述開發(fā)ASIC原型設計時需要考慮到的IP核相關因素,用八個重要主題詳細分享了利用ASIC IP來在FPGA上開發(fā)原型驗證系統設計時需要考量的因素。在上篇文章中,我們分享了第二到第四主題,介紹了使用FPGA進行原型設計時需要立即想到哪些基本概念、在將專為ASIC技術而設計的I
- 關鍵字: ASIC IP FPGA SmartDV
新思科技推出業(yè)內首款獲得ISO/SAE 21434網絡安全合規(guī)認證的IP產品,加速汽車安全領域發(fā)展
- 摘要:●? ?新思科技ARC HS4xFS處理器IP和新思科技IP開發(fā)流程均通過獨立審計機構SGS-T?V Saar的ISO/SAE 21434認證?!? ?獲得ISO/SAE 21434認證可應對不斷變化的網絡安全威脅,有助于在整個生命周期內為汽車系統提供長期的安全性與可靠性?!? ?經過安全風險分析(SRA)認證的新思科技ARC HS4xFS處理器IP助力開發(fā)者能夠以安全的方式將IP集成到系統中,從而滿足ISO/SAE 21434要求?!?n
- 關鍵字: 新思科技 ISO/SAE 21434 網絡安全合規(guī)認證 IP 汽車安全
將ASIC IP核移植到FPGA上——更新概念并推動改變以完成充滿挑戰(zhàn)的任務!
- 本系列文章從數字芯片設計項目技術總監(jiān)的角度出發(fā),介紹了如何將芯片的產品定義與設計和驗證規(guī)劃進行結合,詳細講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必要性開始,通過闡述開發(fā)ASIC原型設計時需要考慮到的IP核相關因素,用八個重要主題詳細分享了利用ASIC所用IP來在FPGA上開發(fā)原型驗證系統設計時需要考量的因素。在上篇文章中,我們介紹了將ASIC IP移植到FPGA原型平臺上的必要性,并對原型設計中各種考量因素進行了總體概述,分析開發(fā)A
- 關鍵字: ASIC IP FPGA SmartDV
奕斯偉計算公司在最新的RISC-V邊緣計算SoC中將SiFive CPU、Imagination GPU和自有NPU結合集成
- 今天,北京奕斯偉計算技術股份有限公司(以下簡稱“奕斯偉計算”)與Imagination Technologies和SiFive聯合宣布,奕斯偉EIC77系列SoC中的圖形和計算加速功能由Imagination的GPU IP、SiFive的CPU IP,以及奕斯偉計算的專有神經網絡單元NPU無縫集成而成。“AI時代,面對千行百業(yè)被重塑的巨大機遇,奕斯偉計算正在構建基于RISC-V的智能計算未來,”奕斯偉計算副董事長王波表示,“算力是AI的核心驅動力,我們已推出EIC77系列SoC,以滿足客戶更多應用場景的不
- 關鍵字: 奕斯偉 RISC-V SiFive CPU Imagination GPU NPU
IC設計倚重IP、ASIC趨勢成形
- 半導體制程進入2奈米,擷發(fā)科技董事長楊健盟指出,IC設計難度陡增,未來硅智財、ASIC角色將更加吃重,協助IC設計以SoC方式因應AI新世代。楊健盟分析,過往IDM分拆晶圓代工之典范,將在IC設計上發(fā)生,AI時代IC設計大者恒大趨勢成形。 擷發(fā)科技已獲國際芯片大廠AI芯片外包訂單,楊健盟認為,現在芯片晶體管動輒百億個,考驗IC設計業(yè)者研發(fā)量能。大量采用基礎、接口IP使研發(fā)能力更能專注前段設計,海外大廠甚至將后段交由ASIC業(yè)者,未來倚重IP、ASIC趨勢只會更加明顯。中國臺灣半導體產業(yè)鏈在邏輯先進制程、先
- 關鍵字: IC設計 IP ASIC
npu ip介紹
您好,目前還沒有人創(chuàng)建詞條npu ip!
歡迎您創(chuàng)建該詞條,闡述對npu ip的理解,并與今后在此搜索npu ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對npu ip的理解,并與今后在此搜索npu ip的朋友們分享。 創(chuàng)建詞條