首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> npu ip

芯原推出新一代高性能Vitality架構GPU IP系列

  • 芯原股份近日宣布推出全新Vitality架構的圖形處理器(GPU)IP系列,具備高性能計算能力,廣泛適用于云游戲、AI PC、獨立顯卡和集成顯卡等應用領域。芯原新一代Vitality GPU架構顯著提升了計算性能,并支持多核擴展,以進一步提升性能。該GPU架構集成了諸多先進功能,如一個可配置的張量計算核心(Tensor Core)AI加速器和一個32MB至64MB的三級(L3)緩存,提供強大的處理能力和出色的能效表現。此外,Vitality架構可單核支持多達128路云游戲,滿足高并發(fā)和高畫質的云端娛樂需求
  • 關鍵字: 芯原  Vitality架構  GPU IP  

IP Your Way——您提供規(guī)格,然后SmartDV為您生成定制IP

  • 無論是在出貨量巨大的消費電子市場,還是針對特定應用的細分芯片市場,差異化芯片設計帶來的定制化需求也在芯片設計行業(yè)中不斷凸顯,同時也成為了芯片設計企業(yè)實現更強競爭力和更高毛利的重要模式。所以,當您在為下一代SoC、ASIC或FPGA項目采購設計IP,或者尋求更適合的驗證解決方案(VIP),以便更快更好地完成您的芯片設計項目的時候,SmartDV都可以快速且可靠地在其多元化的產品組合之上進行IP定制,以滿足您期待的差異化設計需求。當大型IP供應商將其客戶鎖定在使用商品化的通用內核時,SmartDV就已經提供了
  • 關鍵字: IP Your Way  SmartDV  定制IP  

為何需要NPU?它是如何工作的

  • “NPU” 代表什么?它能做什么?在過去的一年里,關于神經處理單元(NPU)的討論越來越多。雖然 NPU 已經在智能手機中出現幾年了,但英特爾、AMD 以及最近的微軟都推出了配備 NPU 的支持 AI 的消費級筆記本電腦和個人電腦。NPU 與 AI PC 的相關概念密切相關,AMD、Apple、Intel 和 Qualcomm 等主要硬件制造商生產的芯片中越來越多地使用 NPU。自微軟推出 Copilot+ AI PC 產品以來,NPU 開始越來越多地出現在筆記本電腦中。NPU起什么作用?NPU 的作用是
  • 關鍵字: NPU  微軟  AI  英特爾  

智能無處不在:安謀科技“周易”NPU開啟端側AI新時代

  • 在科技之光的照耀下,大模型從云端的殿堂飄然而至終端的舞臺。這一歷史性的跨越,不僅賦予了數據處理以迅捷之翼,更將智能體驗推向了前所未有的高度。終端上的大模型以靈動的姿態(tài),即時捕捉并回應著每一個細微的需求,將AI的觸角延伸至世界的每一個角落。近日,在EEVIA主辦的第12屆中國硬科技產業(yè)鏈創(chuàng)新趨勢峰會暨百家媒體論壇上,安謀科技產品總監(jiān)鮑敏祺發(fā)表了精彩的主題演講《端側AI應用芯機遇,NPU加速終端算力升級》。他深入剖析了端側AI發(fā)展的廣闊前景,并詳細介紹了安謀科技自研NPU的最新進展。端側AI正在崛起AIGC大
  • 關鍵字: 安謀科技  周易  NPU  端側AI  

智權半導體/SmartDV力助高速發(fā)展的中國RISC-V CPU IP廠商走上高質量發(fā)展之道

  • 進入2024年,全球RISC-V社群在技術和應用兩個方向上都在加快發(fā)展,中國國內的RISC-V CPU IP提供商也在內核性能和應用擴展方面取得突破。從幾周前在杭州舉行的2024年RISC-V中國峰會以及其他行業(yè)活動和廠商活動中,可以清楚地看到這一趨勢。作為全球領先的IP供應商,SmartDV也從其中國的客戶和志趣相投的RISC-V CPU IP供應商那里獲得了一些建議和垂詢,希望和我們建立伙伴關系攜手在AI時代共同推動芯片產業(yè)繼續(xù)高速發(fā)展。SmartDV也看到了這一新的浪潮。上一次在行業(yè)慶祝RISC-V
  • 關鍵字: 智權  SmartDV  RISC-V  CPU IP  

MCX N系列NPU智能驅動AI咖啡機,重塑咖啡研磨新境界!

  • MCX N系列NPU, 作為先進的人工智能處理器,以其強大的計算能力和高效的算法優(yōu)化,不僅能夠處理復雜的圖像識別任務,還能在咖啡研磨過程中實現精準控制,確保每一粒咖啡豆都能得到恰到好處的處理。為AI咖啡機注入了前所未有的智能動力!先說結論,利用150MHz MCX N的NPU去推理咖啡豆烘焙程度(39mS)比用400MHz的M7內核推理(109mS)快了3倍!作為一名“咖市”的“MCU系統與應用工程師”一直為研磨咖啡豆的顆粒度而感到苦惱,每次換豆都要浪費2次18克豆子去實現“18克豆,10bar,30秒內
  • 關鍵字: NPU  AI咖啡機  深度學習  

將ASIC IP核移植到FPGA上——如何確保性能與時序以完成充滿挑戰(zhàn)的任務!

  • 本系列文章從數字芯片設計項目技術總監(jiān)的角度出發(fā),介紹了如何將芯片的產品定義與設計和驗證規(guī)劃進行結合,詳細講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必要性開始,通過闡述開發(fā)ASIC原型設計時需要考慮到的IP核相關因素,用八個重要主題詳細分享了利用ASIC IP來在FPGA上開發(fā)原型驗證系統設計時需要考量的因素。在上篇文章中,我們分享了第二到第四主題,介紹了使用FPGA進行原型設計時需要立即想到哪些基本概念、在將專為ASIC技術而設計的I
  • 關鍵字: ASIC IP  FPGA  SmartDV  

新思科技推出業(yè)內首款獲得ISO/SAE 21434網絡安全合規(guī)認證的IP產品,加速汽車安全領域發(fā)展

  • 摘要:●? ?新思科技ARC HS4xFS處理器IP和新思科技IP開發(fā)流程均通過獨立審計機構SGS-T?V Saar的ISO/SAE 21434認證?!? ?獲得ISO/SAE 21434認證可應對不斷變化的網絡安全威脅,有助于在整個生命周期內為汽車系統提供長期的安全性與可靠性?!? ?經過安全風險分析(SRA)認證的新思科技ARC HS4xFS處理器IP助力開發(fā)者能夠以安全的方式將IP集成到系統中,從而滿足ISO/SAE 21434要求?!?n
  • 關鍵字: 新思科技  ISO/SAE 21434  網絡安全合規(guī)認證  IP  汽車安全  

將ASIC IP核移植到FPGA上——更新概念并推動改變以完成充滿挑戰(zhàn)的任務!

  • 本系列文章從數字芯片設計項目技術總監(jiān)的角度出發(fā),介紹了如何將芯片的產品定義與設計和驗證規(guī)劃進行結合,詳細講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必要性開始,通過闡述開發(fā)ASIC原型設計時需要考慮到的IP核相關因素,用八個重要主題詳細分享了利用ASIC所用IP來在FPGA上開發(fā)原型驗證系統設計時需要考量的因素。在上篇文章中,我們介紹了將ASIC IP移植到FPGA原型平臺上的必要性,并對原型設計中各種考量因素進行了總體概述,分析開發(fā)A
  • 關鍵字: ASIC IP  FPGA  SmartDV  

燦芯半導體發(fā)布通用高性能小數分頻鎖相環(huán)IP及相關解決方案

  • 一站式定制芯片及IP供應商——燦芯半導體(上海)股份有限公司近日宣布成功研發(fā)出一款通用高性能小數分頻鎖相環(huán)(fractional-N PLL) IP,支持24bits高精度小數分頻,最高輸出頻率4.5Ghz,另外還支持擴頻時鐘(SSC)功能,可以為客戶提供多功能的小數分頻 PLL解決方案。PLL電路一般用于產生輸出頻率,輸出頻率值與PLL的參考輸入頻率呈倍數關系。小數分頻PLL通過頻率乘法比例的小數值,實現更精確的輸出頻率控制,從而提供更高精度和準確度的輸出頻率。SSC發(fā)生器是在一定頻率范圍內調制時鐘信號
  • 關鍵字: 燦芯半導體  小數分頻  鎖相環(huán)  IP  

Ceva擴展智能邊緣IP領導地位增添用于AIoT設備的全新TinyML優(yōu)化NPU

  • ●? ?小巧的Ceva-NeuPro-Nano NPU帶來了超低功耗與最佳性能的優(yōu)化平衡,可在消費、工業(yè)和通用 AIoT 產品中高效執(zhí)行 TinyML 工作負載●? ?用于Ceva-NeuPro NPU系列的Ceva-NeuPro Studio完善了AI SDK,支持包括TensorFlow Lite for Microcontrollers和 microTVM的開放式 AI 框架,可加快開發(fā) TinyML 應用●? ?Ceva憑借在物聯網連接方
  • 關鍵字: Ceva  智能邊緣IP  TinyML  NPU  

NPU成為邊緣智能新思路

  • 在人工智能(AI)技術日新月異的今天,從云端到邊緣的計算需求不斷攀升,為各行各業(yè)帶來了前所未有的變革機遇。作為這一領域的領軍者,Arm 公司憑借其卓越的節(jié)能技術和從云到邊緣的廣泛布局,正逐步構建著未來AI生態(tài)的基礎。其中,Arm Ethos U85 NPU(神經網絡處理器)的推出,更是為邊緣智能的發(fā)展注入了強勁動力,開啟了AI無處不在的新篇章。隨著物聯網(IoT)設備的普及和大數據的爆炸式增長,邊緣計算逐漸成為AI應用的重要場景。邊緣計算能夠在數據源附近進行數據處理和分析,極大地降低了數據傳輸的延遲和帶寬
  • 關鍵字: arm  NPU  邊緣智能  

AI 芯片的未來,未必是 GPU

  • 在人工智能計算架構的布局中,CPU 與加速芯片協同工作的模式已成為一種典型的 AI 部署方案。CPU 扮演基礎算力的提供者角色,而加速芯片則負責提升計算性能,助力算法高效執(zhí)行。常見的 AI 加速芯片按其技術路徑,可劃分為 GPU、FPGA 和 ASIC 三大類別。在這場競爭中,GPU 憑借其獨特的優(yōu)勢成為主流的 AI 芯片。那么,GPU 是如何在眾多選項中脫穎而出的呢?展望 AI 的未來,GPU 是否仍是唯一解呢?GPU 如何制勝當下?AI 與 GPU 之間存在著密切的關系。強大的并行計算能力AI 大模型
  • 關鍵字: GPU  TPU  NPU  Cobalt  MTIA  

奕斯偉計算公司在最新的RISC-V邊緣計算SoC中將SiFive CPU、Imagination GPU和自有NPU結合集成

  • 今天,北京奕斯偉計算技術股份有限公司(以下簡稱“奕斯偉計算”)與Imagination Technologies和SiFive聯合宣布,奕斯偉EIC77系列SoC中的圖形和計算加速功能由Imagination的GPU IP、SiFive的CPU IP,以及奕斯偉計算的專有神經網絡單元NPU無縫集成而成。“AI時代,面對千行百業(yè)被重塑的巨大機遇,奕斯偉計算正在構建基于RISC-V的智能計算未來,”奕斯偉計算副董事長王波表示,“算力是AI的核心驅動力,我們已推出EIC77系列SoC,以滿足客戶更多應用場景的不
  • 關鍵字: 奕斯偉  RISC-V  SiFive  CPU  Imagination  GPU  NPU  

IC設計倚重IP、ASIC趨勢成形

  • 半導體制程進入2奈米,擷發(fā)科技董事長楊健盟指出,IC設計難度陡增,未來硅智財、ASIC角色將更加吃重,協助IC設計以SoC方式因應AI新世代。楊健盟分析,過往IDM分拆晶圓代工之典范,將在IC設計上發(fā)生,AI時代IC設計大者恒大趨勢成形。 擷發(fā)科技已獲國際芯片大廠AI芯片外包訂單,楊健盟認為,現在芯片晶體管動輒百億個,考驗IC設計業(yè)者研發(fā)量能。大量采用基礎、接口IP使研發(fā)能力更能專注前段設計,海外大廠甚至將后段交由ASIC業(yè)者,未來倚重IP、ASIC趨勢只會更加明顯。中國臺灣半導體產業(yè)鏈在邏輯先進制程、先
  • 關鍵字: IC設計  IP  ASIC  
共859條 2/58 « 1 2 3 4 5 6 7 8 9 10 » ›|

npu ip介紹

您好,目前還沒有人創(chuàng)建詞條npu ip!
歡迎您創(chuàng)建該詞條,闡述對npu ip的理解,并與今后在此搜索npu ip的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
×

Digikey let's do
· 2025年第1期限时报名开启,5月8日截止
· Digikey助力,提供一站式免费器件支持
· 跟大佬一起 【DIY 功率监测与控制系统】