首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-to-asic

如何利用FPGA實現(xiàn)優(yōu)異的家用電器設(shè)計

  • 低成本的FPGA或CPLD可以幫助家電設(shè)計師利用靈活的、集成有DSP算法的單片集成解決方案實現(xiàn)節(jié)能的電機(jī)控制。
  • 關(guān)鍵字: FPGA  如何利用  家用電器    

一種新型音頻功放數(shù)字電調(diào)諧的ASIC實現(xiàn)

  •       本文介紹了一種新型具有數(shù)字音量調(diào)節(jié)功能音頻功放的工作原理和設(shè)計方法,并將設(shè)計應(yīng)用于實際電路中,獲得了很好的效果. 采用按鍵式音量控制器操作方便,大幅降低了與此相關(guān)的軟件成本,應(yīng)用前景廣闊.         音頻功放電路在實際應(yīng)用中都要涉及到音量的電調(diào)諧問題,而通過調(diào)節(jié)放大電路的增益來控制音頻放大電路的音量是比較有效的,目前應(yīng)用比較多的有以下2&n
  • 關(guān)鍵字: 音頻  電調(diào)諧  ASIC  SoC  ASIC  音視頻技術(shù)  

FPGA的SoC和專用化趨勢

  •   過去一年中,F(xiàn)PGA巨頭賽靈思(Xilinx)在中國大舉構(gòu)建生態(tài)系統(tǒng),其速度和力度讓人吃驚。2006年末,賽靈思公司董事會主席、總裁兼CEOWimRoelandts來華宣布了“促進(jìn)中國電子設(shè)計創(chuàng)新”的在華發(fā)展戰(zhàn)略,主要內(nèi)容包括加強(qiáng)客戶支持力度、建立良好生態(tài)網(wǎng)絡(luò)、投資新興半導(dǎo)體公司以及培養(yǎng)未來工程設(shè)計人才,拉開了賽靈思在中國大舉擴(kuò)張的序幕。   隨后,賽靈思宣布設(shè)立了金額達(dá)7500萬美元的亞太區(qū)技術(shù)基金,投資那些基于可編程邏輯、為重點(diǎn)行業(yè)開發(fā)創(chuàng)新應(yīng)用的公司。2007年,賽靈思又分別在上海張江和江蘇無錫
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  SoC  MCU和嵌入式微處理器  

SOPC中自定義外設(shè)和自定義指令性能分析

  •   引言   NiosII是一個嵌入式軟核處理器,除了可以根據(jù)需要任意添加已經(jīng)提供的各種外設(shè)以外,用戶還可以通過定制自定義外設(shè)和自定義指令的方式來滿足各種應(yīng)用需求。定制用戶外設(shè)和用戶指令是使用NiosII嵌入式軟核處理器的重要特征。定制的用戶外設(shè)能夠以“硬件加速器”的形式實現(xiàn)各種各樣用戶要求的功能;同時定制的用戶指令,可以把一個復(fù)雜的標(biāo)準(zhǔn)指令序列簡化為一條用硬件實現(xiàn)的單個指令,以增強(qiáng)對實時軟件算法的處理能力。近來,隨著國內(nèi)SOPC開發(fā)的逐步深入,這兩者的性能開始成為一個關(guān)注的焦點(diǎn)。本文通過CRC32對S
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  SOPC  自定義指令  SoC  ASIC  

FPGA加速滲透非傳統(tǒng)應(yīng)用領(lǐng)域

  •   自從1985年首款FPGA器件誕生以來,F(xiàn)PGA產(chǎn)業(yè)一方面修煉內(nèi)功——從技術(shù)上來說,工藝從2μm發(fā)展到65nm,晶體管數(shù)量從8.5萬個增長到10億個以上;另一方面向外擴(kuò)張——應(yīng)用領(lǐng)域從最初的通信業(yè)不斷向消費(fèi)電子、汽車、工業(yè)控制等滲透,同時在不斷“蠶食”DSP、ASIC、ASSP和嵌入式處理器的市場。如今,Xilinx、Altera和Actel等FPGA產(chǎn)業(yè)的領(lǐng)導(dǎo)廠商也不再是20多年前的孤軍奮戰(zhàn),在其周圍,F(xiàn)PGA開發(fā)和應(yīng)用的生態(tài)系統(tǒng)已然初步形成,大大促進(jìn)了FPGA產(chǎn)業(yè)的發(fā)展。   “非傳統(tǒng)”應(yīng)用領(lǐng)域
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  晶體管  DSP  MCU和嵌入式微處理器  

基于FPGA的圖像邊緣檢測

  •   引言   圖像邊緣檢測是圖像處理的一項基本技術(shù),在工業(yè)、醫(yī)學(xué)、航天和軍事等領(lǐng)域有著廣泛的應(yīng)用。圖像處理的速度一直是一個難題。雖然DSP具備指令流水線特性和很高的處理速度,但其速度仍然很受限制,而利用高速可編程邏輯器件FPGA/CPLD來設(shè)計圖像邊緣檢測器可以很好的克服這個問題,是一種全新的解決方案。   1 圖像邊緣檢測算法   用于圖像邊緣檢測的算法很多,諸如Rorberts算子、Sobel算子、Prewitt算子、Laplaceian算子等,由于Sobel算法只涉及到加法操作,并且可以取得很
  • 關(guān)鍵字: 測試  測量  FPGA  圖像邊緣檢測  DSP  MCU和嵌入式微處理器  

FARADAY選擇CADENCE VOLTAGESTORM用于高級65納米低功耗簽收

  •   Cadence設(shè)計系統(tǒng)公司與領(lǐng)先的ASIC和硅智產(chǎn)(SIP)無晶圓IC設(shè)計公司智原科技宣布智原已經(jīng)采用Cadence® VoltageStorm® 功率分析技術(shù)進(jìn)行低功耗簽收,并支持智原的尖端低功耗設(shè)計。智原使用VoltageStorm的靜態(tài)和動態(tài)功率分析檢驗其高級低功耗設(shè)計技術(shù),包括功率門控、去耦合電容優(yōu)化和多電源多電壓(MSMV)規(guī)劃。   智原有一套現(xiàn)成的功率分析解決方案,目前已經(jīng)成功發(fā)展到90納米級別。不過由于意識到了65納米及以下級別低功耗簽收帶來的新技術(shù)挑戰(zhàn),智原對目前市
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Cadence  IC  ASIC  MCU和嵌入式微處理器  

FPGA與DDR3 SDRAM的接口設(shè)計

  •     DDR3 SDRAM內(nèi)存的總線速率達(dá)到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達(dá)到2Gbits的高密度。這個架構(gòu)毫無疑問更快、更大,每比特的功耗也更低,但是如何實現(xiàn)FPGA和DDR3 SDRAM DIMM條的接口設(shè)計呢?   關(guān)鍵字:均衡(leveling)   如果FPGA&nbs
  • 關(guān)鍵字: FPGA  DDR3  SDRAM  接口  模擬IC  電源  

基于MAX+plusⅡ開發(fā)平臺的EDA設(shè)計方法

  •     MAX + plus Ⅱ是美國Altera 公司的一種EDA 軟件,用于開發(fā)CPLD 和FPGA 進(jìn)行數(shù)字系統(tǒng)的設(shè)計。用圖形輸入方式和文本輸入方式設(shè)計了一模60計數(shù)器,介紹了數(shù)字系統(tǒng)設(shè)計的一般方法和過程,揭示了其在數(shù)字系統(tǒng)中的重要作用。        EDA ( Elect ronic Design 
  • 關(guān)鍵字: MAX+plusⅡ  開發(fā)平臺  EDA  CPLD  FPGA  EDA  IC設(shè)計  

32位單精度浮點(diǎn)乘法器的FPGA實現(xiàn)

  • 本文使用Altera Quartus II 4.1仿真軟件, 采用的器件是EPF10K100EQ 240 -1, 對乘法器進(jìn)行了波形仿真, 并采用0.5CMOS工藝進(jìn)行邏輯綜合。
  • 關(guān)鍵字: FPGA  精度  浮點(diǎn)  乘法器    

GiDEL在最新的開發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列

  •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應(yīng)用和設(shè)計人員開發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。   GiDEL的PROCStar III開發(fā)系統(tǒng)   面向基于PCIe的嵌入式處理應(yīng)用,GiDEL的PROCStar III開
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  PROC  FPGA  MCU和嵌入式微處理器  

賽靈思65nm產(chǎn)品摘取中國電子業(yè)界創(chuàng)新大獎

  •   賽靈思公司(Xilinx, Inc. )日前宣布其創(chuàng)新的65nm技術(shù)獲得了中國電子行業(yè)權(quán)威專家及電子設(shè)計社群的一致認(rèn)可, 其業(yè)界唯一投入量產(chǎn)的65nmFPGA產(chǎn)品系列中的Virtex-5 LXT榮膺IDG集團(tuán)下屬權(quán)威電子雜志《電子設(shè)計技術(shù)》(EDN China)頒發(fā)的數(shù)字IC與可編程器件類2007年度“最佳產(chǎn)品獎”, 該獎項是EDN China年度創(chuàng)新獎的最高榮譽(yù)。 2007年11月9日,EDN China雜志社在深圳舉辦的創(chuàng)新大會上授予了賽靈思公司該獎項。   2007年度EDN China創(chuàng)新獎
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  賽靈思  FPGA  IC  MCU和嵌入式微處理器  

使用ISE設(shè)計工具優(yōu)化FPGA的功耗

  •   自從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實現(xiàn)數(shù)字電路的優(yōu)選平臺。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問題。   降低FPGA功耗是降低封裝和散熱成本、提高器件可靠性以及打開移動電子設(shè)備等新興市場之門的關(guān)鍵。   Xilinx在提供低功耗FPGA解決方案方面較有經(jīng)驗。本文說明如何應(yīng)用計算機(jī)輔助設(shè)計(CAD)技術(shù),如Xilinx ISE(集成軟件環(huán)境)9.2i版本軟件使功能有效降低。   CM
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  0710_A  雜志_技術(shù)長廊  ISE  FPGA  MCU和嵌入式微處理器  

基于FPGA的數(shù)字視頻轉(zhuǎn)換接口的設(shè)計與實現(xiàn)

  •   引言   本文從實際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進(jìn)行采集、色彩空間變換、分辨率轉(zhuǎn)換等操作,完成了從ITU-R BT.656格式數(shù)據(jù)到DVI格式數(shù)據(jù)的轉(zhuǎn)換,使得MT9M111數(shù)字圖像傳感器的BT656數(shù)據(jù)格式圖像能夠以1280
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  0710_A  雜志_高校園地  FPGA  數(shù)字視頻  MCU和嵌入式微處理器  

處理器存儲器子系統(tǒng)中的SoC功耗優(yōu)化設(shè)計

  •   在新的系統(tǒng)級芯片(SoC)設(shè)計中,尤其是對便攜式設(shè)備而言,對整個系統(tǒng)功耗的優(yōu)化正變得與性能和面積優(yōu)化同樣重要。有些EDA工具具有門控時鐘、降壓、降頻和減少漏電電流等功能,有些芯片制造商能夠提供低功耗庫和工藝,所有這些工藝都非常費(fèi)時;在最好情況下能夠提供兩倍的性能提升,因為這些提升是在設(shè)計周期的后端進(jìn)行的。   功耗優(yōu)化的最佳時間是在設(shè)計周期的一開始進(jìn)行,即在確定體系結(jié)構(gòu)的系統(tǒng)級進(jìn)行優(yōu)化。確定系統(tǒng)級體系結(jié)構(gòu)對功耗影響非常大,如局部存儲器和高速緩存的數(shù)量和容量。在設(shè)計周期的一開始進(jìn)行優(yōu)化可以減少功耗十倍
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  存儲器  SoC  SoC  ASIC  
共6791條 416/453 |‹ « 414 415 416 417 418 419 420 421 422 423 » ›|

fpga-to-asic介紹

您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

熱門主題

FPGA-to-ASIC    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473