首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+mpu+mcu

fpga+mpu+mcu 文章 最新資訊

FPGA實(shí)現(xiàn)32階FIR數(shù)字濾波器的硬件電路方案

  • 隨著軟件無線電的發(fā)展,對于濾波器的處理速度要求越來越高。傳統(tǒng)的FIR濾波器一般采用通用DSP處理器,但是DSP...
  • 關(guān)鍵字: 線性相位  濾波器  FPGA  

Altera發(fā)售世界上第一款支持28-Gbps的FPGA

  • 2011年8月25號,北京——Altera公司(NASDAQ: ALTR)今天宣布開始發(fā)售世界上第一款具有28-Gbps收發(fā)器的FPGA。Stratix V GT器件是業(yè)界目前為止帶寬最大、性能最好的FPGA。這一業(yè)界領(lǐng)先的創(chuàng)新Stratix V GT FPGA技術(shù)為前沿通信系統(tǒng)設(shè)計人員量身定做,幫助他們盡快實(shí)現(xiàn)市場解決方案,以滿足越來越高的網(wǎng)絡(luò)帶寬要求。
  • 關(guān)鍵字: Altera  FPGA  

NEC終于為IC設(shè)計發(fā)布了CyberWorkBench

  • NEC公司推出了基于其C - CyberWorkBench設(shè)計平臺,專用FPGA設(shè)計平臺版本為商業(yè)銷售。
  • 關(guān)鍵字: NEC  FPGA  

基于CY7C68013A和FPGA的ADSP-TS101擴(kuò)展USB接口設(shè)計

  • 基于CY7C68013A和FPGA的ADSP-TS101擴(kuò)展USB接口設(shè)計,ADI公司的DSP器件(ADSP-TS101)具有浮點(diǎn)實(shí)時處理能力強(qiáng)、并行性好等優(yōu)點(diǎn),從而廣泛被彈載信號處理系統(tǒng)選用。其作為彈載主處理器,在導(dǎo)彈的系統(tǒng)試驗中,需要利用上位機(jī)對其中的大數(shù)據(jù)量的軟件變量進(jìn)行實(shí)時監(jiān)控和記錄,
  • 關(guān)鍵字: USB  接口  設(shè)計  擴(kuò)展  ADSP-TS101  CY7C68013A  FPGA  基于  

基于Spartan-6 FPGA的可擴(kuò)展驅(qū)動控制系統(tǒng)

  • 基于Spartan-6 FPGA的可擴(kuò)展驅(qū)動控制系統(tǒng),許多情況下驅(qū)動器只是大規(guī)模工藝的一個組件,因此互操作性也是一項關(guān)鍵的設(shè)計要求。而影響這種要求的關(guān)鍵因素是工業(yè)網(wǎng)絡(luò)協(xié)議的寬度(即現(xiàn)場總線)和相關(guān)器件特性,因為它們用來標(biāo)準(zhǔn)化驅(qū)動器在網(wǎng)絡(luò)中的表達(dá)?,F(xiàn)場總線(比
  • 關(guān)鍵字: 驅(qū)動  控制系統(tǒng)  擴(kuò)展  FPGA  Spartan-6  基于  

基于雙FPGA+ARM架構(gòu)的圖像壓縮系統(tǒng)

  • 基于雙FPGA+ARM架構(gòu)的圖像壓縮系統(tǒng),目前的圖像壓縮存儲方案大都無法支持高分辨率圖像。另外,在一些DSP解決方案中,因為DSP接口不靈活以及DSP本身處理能力的限制,很難支持高分辨圖像壓縮?! ”驹O(shè)計開發(fā)出了一套基于雙FPGA+ARM架構(gòu)的高速計算機(jī)屏幕圖
  • 關(guān)鍵字: 壓縮  系統(tǒng)  圖像  架構(gòu)  FPGA  ARM  基于  

基于FPGA PCI的并行計算平臺實(shí)

  • 基于FPGA PCI的并行計算平臺實(shí),本文介紹的基于PCI總線的FPGA計算平臺的系統(tǒng)實(shí)現(xiàn):通過在PC機(jī)上插入擴(kuò)展PCI卡,對算法進(jìn)行針對并行運(yùn)算的設(shè)計,提升普通PC機(jī)對大計算量數(shù)字信號的處理速度。本設(shè)計采用5片F(xiàn)PGA芯片及相關(guān)周邊芯片設(shè)計實(shí)現(xiàn)這一并行高速
  • 關(guān)鍵字: 計算  平臺  并行  PCI  FPGA  基于  

混合動力車進(jìn)入鋰離子時代(中)

NEC推出大規(guī)模集成電路設(shè)計工具CyberWorkBench

  • 近日,NEC 推出了半導(dǎo)體設(shè)計高階綜合工具CyberWorkBench的FPGA專用版。CyberWorkBench是NEC開發(fā)的以C語言為基礎(chǔ)的LSI(注1)設(shè)計工具。該工具以ANSI-C、SystemC等C語言程序作為輸入,以自動生成高性能和高質(zhì)量的電路的合成工具為中心,具備與軟件協(xié)調(diào)的高速驗證環(huán)境、源碼調(diào)試功能、形式屬性驗證等豐富的驗證功能,從而實(shí)現(xiàn) All-in-C 。通常在設(shè)計LSI時,要使用硬件專用的描述語言HDL(注2),而使用CyberWorkBench,由于可以輸入C語言,從而使設(shè)計描述
  • 關(guān)鍵字: NEC  FPGA  

基于FPGA的二次群數(shù)字信號分接部分功能實(shí)現(xiàn)

  • 基于FPGA的二次群數(shù)字信號分接部分功能實(shí)現(xiàn),1.引言  為了提高傳輸速率,擴(kuò)大通信容量,減少信道數(shù)量,通常把多路信號復(fù)用成一路信號進(jìn)行傳輸。在多種復(fù)用方式中,時分復(fù)用是一種常用的方式。時分復(fù)用是多路信號按照時間間隔共享一路信道進(jìn)行傳輸。復(fù)接是把多
  • 關(guān)鍵字: 功能  實(shí)現(xiàn)  部分  信號  FPGA  數(shù)字  基于  

基于FPGA直接序列擴(kuò)頻系統(tǒng)的設(shè)計

  • 摘要 針對一般無線通信系統(tǒng)抗干擾、抗噪聲以及抗多徑性能力差的缺點(diǎn),提出了一種基于FPGA的直接序列擴(kuò)頻系統(tǒng)設(shè)計。該設(shè)計采用63位的pn碼作為擴(kuò)頻調(diào)制的碼序列,在發(fā)送端,對信息碼進(jìn)行擴(kuò)頻調(diào)制;在接收端,對收到的擴(kuò)
  • 關(guān)鍵字: FPGA  直接序列  擴(kuò)頻系統(tǒng)    

一種基于Z源逆變器的燃料電池汽車變換器設(shè)計

混合動力車進(jìn)入鋰離子時代(上)

瑞薩推出支持高分辨率顯示器及SuperH微控制器

  • 高級半導(dǎo)體解決方案廠商瑞薩電子株式會社(TSE:6723,以下簡稱“瑞薩電子”)及其子公司—高級無線調(diào)制解調(diào)器解決方案與平臺供應(yīng)商瑞薩通信技術(shù)公司(Renesas Mobile Corporation,以下簡稱“瑞薩通信技術(shù)”)宣布推出新款32位微控制器(MCU) SH7734,可為配備液晶屏幕的汽車、工業(yè)及消費(fèi)性應(yīng)用,提供更強(qiáng)大的繪圖顯示及網(wǎng)絡(luò)功能。SH7734 MCU具備符合OpenVG規(guī)格哦圖形加速器及Gigabit以太網(wǎng)控制器。
  • 關(guān)鍵字: 瑞薩  MCU  SH7734  

運(yùn)用SAD算法降低FPGA資源利用率

  • 介紹如何從比RTL更高層次的抽象層分析資源共享,讓資源占用率比依賴RTL設(shè)計中的互斥任務(wù)的方法更低。
  • 關(guān)鍵字: FPGA  SAD  算法  資源利用率    
共10086條 427/673 |‹ « 425 426 427 428 429 430 431 432 433 434 » ›|

fpga+mpu+mcu介紹

您好,目前還沒有人創(chuàng)建詞條fpga+mpu+mcu!
歡迎您創(chuàng)建該詞條,闡述對fpga+mpu+mcu的理解,并與今后在此搜索fpga+mpu+mcu的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473