首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+dsp

FPGA設(shè)計(jì)頻率計(jì)算方法

  • 我們的設(shè)計(jì)需要多大容量的芯片?我們的設(shè)計(jì)能跑多快?這是經(jīng)常困擾工程師的兩個(gè)問(wèn)題。對(duì)于前一個(gè)問(wèn)題,我們可能還能先以一個(gè)比較大的芯片實(shí)現(xiàn)原型,待原型完成再選用大小合適的芯片實(shí)現(xiàn)。對(duì)于后者,我們需要一個(gè)比較精確的預(yù)估。
  • 關(guān)鍵字: 頻率計(jì)算  D觸發(fā)器  FPGA  Tlogic  

基于FPGA平臺(tái)構(gòu)建汽車輔助駕駛系統(tǒng)算法(圖)

  • 汽車輔助駕駛(DA)系統(tǒng)工程師通常使用 PC 模型來(lái)創(chuàng)建復(fù)雜的處理算法,以便實(shí)現(xiàn)高度可靠的自適應(yīng)巡航控制、車道偏離警告及行人檢測(cè)等功能。開(kāi)發(fā)人員高度重視PC算法模型,因?yàn)檫@種模型使他們能夠嘗試使用并快速評(píng)估不同的處理算法。不過(guò),說(shuō)到底,還是需要一款設(shè)計(jì)合理的電子硬件解決方案,來(lái)實(shí)現(xiàn)經(jīng)濟(jì)有效的大規(guī)模生產(chǎn)與部署。
  • 關(guān)鍵字: 汽車輔助駕駛  算法  FPGA  

多通道數(shù)據(jù)采集系統(tǒng)

  • 工業(yè)測(cè)量系統(tǒng)常常必須對(duì)來(lái)自多個(gè)信號(hào)源的信號(hào)進(jìn)行數(shù)字化處理,可采用幾種方式來(lái)實(shí)現(xiàn)這種處理。在圖1a中,模擬多路復(fù)用器(MUX)在來(lái)自8個(gè)模擬傳感器的輸入信號(hào)中進(jìn)行選擇,然后MUX將輸出信號(hào)饋送給信號(hào)調(diào)節(jié)放大器,信號(hào)調(diào)節(jié)放大器將輸出信號(hào)饋送給模數(shù)轉(zhuǎn)換器(ADC)。目前普遍采用集成了多路復(fù)用器和ADC的IC,但也可以購(gòu)買(mǎi)分離的元件。
  • 關(guān)鍵字: 數(shù)據(jù)采集  DSP  MUX  

14nm的FPGA需要什么樣的電源管理IC?

  • 現(xiàn)在的FPGA不僅僅是一個(gè)邏輯器件,它現(xiàn)在更加像一個(gè)平臺(tái),在一個(gè)FPGA中常常會(huì)包含有數(shù)字信號(hào)處理、嵌入式處理、高速串行和其他高端技術(shù)模塊。那么,這樣的FPGA需要什么樣的電源管理IC來(lái)與之配合呢?
  • 關(guān)鍵字: 電源管理IC  14nm  FPGA  Enpirion  CycloneVSoC  

分析FPGA的基本結(jié)構(gòu)

  • FPGA由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內(nèi)嵌專用硬核等。
  • 關(guān)鍵字: 硬核  輸入/輸出  FPGA  邏輯單元  RAM  

如何通過(guò)RTL分析、SDC約束和綜合向?qū)Ц焱瞥鯢PGA設(shè)計(jì)

  • EDA 公司和 FPGA 廠商不斷開(kāi)發(fā)新的工具和方法,推進(jìn)繁瑣任務(wù)的自動(dòng)化,幫助設(shè)計(jì)團(tuán)隊(duì)集中精力做好創(chuàng)造性工作。下面我們就來(lái)看看 FPGA 工具流程的演進(jìn)發(fā)展,了解一下現(xiàn)代 FPGA 團(tuán)隊(duì)是如何利用 RTL分析、約束生成和綜合導(dǎo)向來(lái)減少設(shè)計(jì)迭代的。
  • 關(guān)鍵字: RTL  SDC  綜合向?qū)?/a>  FPGA  

基于FPGA的視頻信號(hào)發(fā)生器設(shè)計(jì)與應(yīng)用研究

  • 本文介紹了一種基于FPGA的新型視頻信號(hào)發(fā)生器,它可以滿足多種被測(cè)系統(tǒng)對(duì)輸入視頻信號(hào)制式的要求。該系統(tǒng)利用USB總線與上位機(jī)進(jìn)行通信,同時(shí)解決了系統(tǒng)供電的問(wèn)題。在FPGA內(nèi)部,通過(guò)軟件編程的方法生成視頻信號(hào)的圖像和時(shí)序控制信號(hào),并送入視頻D /A模塊。
  • 關(guān)鍵字: 視頻信號(hào)發(fā)生器  視頻采集卡  FPGA  

基于 DSP 的電子負(fù)載:電子負(fù)載控制系統(tǒng)軟件設(shè)計(jì)

  • 基于DSP的電子負(fù)載,是在傳統(tǒng)的模擬電子基礎(chǔ)上,利用電力電子技術(shù)、計(jì)算機(jī)控制技術(shù)及電力系統(tǒng)自動(dòng)化設(shè)基于DSP的電子負(fù)載,是在傳統(tǒng)的模擬電子基礎(chǔ)上,利用電力電子技術(shù)、計(jì)算機(jī)控制技術(shù)及電力系統(tǒng)自動(dòng)化設(shè)計(jì),用數(shù)字控制環(huán)代替模擬控制環(huán)節(jié),實(shí)現(xiàn)用于對(duì)各種電源進(jìn)行考核的實(shí)驗(yàn)裝置
  • 關(guān)鍵字: DSP  電子負(fù)載控制系統(tǒng)  軟件設(shè)計(jì)  

基于 DSP 的電子負(fù)載---- 系統(tǒng)調(diào)試及結(jié)果分析

  • 基于DSP的電子負(fù)載,是在傳統(tǒng)的模擬電子基礎(chǔ)上,利用電力電子技術(shù)、計(jì)算機(jī)控制技術(shù)及電力系統(tǒng)自動(dòng)化設(shè)基于DSP的電子負(fù)載,是在傳統(tǒng)的模擬電子基礎(chǔ)上,利用電力電子技術(shù)、計(jì)算機(jī)控制技術(shù)及電力系統(tǒng)自動(dòng)化設(shè)計(jì),用數(shù)字控制環(huán)代替模擬控制環(huán)節(jié),實(shí)現(xiàn)用于對(duì)各種電源進(jìn)行考核的實(shí)驗(yàn)裝置
  • 關(guān)鍵字: DSP  電子負(fù)載  硬件調(diào)試  

用智能的調(diào)試與綜合技術(shù)隔離FPGA設(shè)計(jì)中的錯(cuò)誤

  • Synopsys公司的Synplify Premier 和Synplify Pro FPGA設(shè)計(jì)工具以及Identify RTLDebugger 等產(chǎn)品能幫助設(shè)計(jì)人員完成上述工作。這些工具的特性使得設(shè)計(jì)人員能快速隔離錯(cuò)誤,有效縮短運(yùn)行時(shí)間,并減少開(kāi)發(fā)板啟動(dòng)所需的迭代次數(shù)。
  • 關(guān)鍵字: 智能調(diào)試  SynplifyPremier  FPGA  SynplifyProFPGA  

基于 DSP 的電子負(fù)載----硬件和軟件功能的分配和協(xié)調(diào)

  • 基于DSP的電子負(fù)載,是在傳統(tǒng)的模擬電子基礎(chǔ)上,利用電力電子技術(shù)、計(jì)算機(jī)控制技術(shù)及電力系統(tǒng)自動(dòng)化設(shè)基于DSP的電子負(fù)載,是在傳統(tǒng)的模擬電子基礎(chǔ)上,利用電力電子技術(shù)、計(jì)算機(jī)控制技術(shù)及電力系統(tǒng)自動(dòng)化設(shè)計(jì),用數(shù)字控制環(huán)代替模擬控制環(huán)節(jié),實(shí)現(xiàn)用于對(duì)各種電源進(jìn)行考核的實(shí)驗(yàn)裝置。
  • 關(guān)鍵字: DSP  電子負(fù)載  硬件框圖  

基于 DSP 的電子負(fù)載----電子負(fù)載系統(tǒng)設(shè)計(jì)方案

  • 基于DSP的電子負(fù)載,是在傳統(tǒng)的模擬電子基礎(chǔ)上,利用電力電子技術(shù)、計(jì)算機(jī)控制技術(shù)及電力系統(tǒng)自動(dòng)化設(shè)基于DSP的電子負(fù)載,是在傳統(tǒng)的模擬電子基礎(chǔ)上,利用電力電子技術(shù)、計(jì)算機(jī)控制技術(shù)及電力系統(tǒng)自動(dòng)化設(shè)計(jì),用數(shù)字控制環(huán)代替模擬控制環(huán)節(jié),實(shí)現(xiàn)用于對(duì)各種電源進(jìn)行考核的實(shí)驗(yàn)裝置。
  • 關(guān)鍵字: DSP  電子負(fù)載  模擬電子  

基于 DSP 的電子負(fù)載----功率電路設(shè)計(jì)和采樣電路設(shè)計(jì)

  • 基于DSP的電子負(fù)載,是在傳統(tǒng)的模擬電子基礎(chǔ)上,利用電力電子技術(shù)、計(jì)算機(jī)控制技術(shù)及電力系統(tǒng)自動(dòng)化設(shè)基于DSP的電子負(fù)載,是在傳統(tǒng)的模擬電子基礎(chǔ)上,利用電力電子技術(shù)、計(jì)算機(jī)控制技術(shù)及電力系統(tǒng)自動(dòng)化設(shè)計(jì),用數(shù)字控制環(huán)代替模擬控制環(huán)節(jié),實(shí)現(xiàn)用于對(duì)各種電源進(jìn)行考核的實(shí)驗(yàn)裝置
  • 關(guān)鍵字: DSP  電子負(fù)載  功率電路設(shè)計(jì)  采樣電路設(shè)計(jì)  

信號(hào)去直流方法

  • 本文介紹一種根據(jù)Xilinx FPGA中DSP48E1資源設(shè)計(jì)的去直流模塊,其基本原理采用一階濾波器,如圖1所示,通過(guò)一個(gè)一階RC電路,在V0端可等效一個(gè)低通濾波器,得到直流分量。
  • 關(guān)鍵字: 信號(hào)去直流  DSP48E1  FPGA  一階濾波器  
共9896條 98/660 |‹ « 96 97 98 99 100 101 102 103 104 105 » ›|

fpga+dsp介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473