EEPW首頁(yè) >>
主題列表 >>
fpga+dsp
fpga+dsp 文章 進(jìn)入fpga+dsp技術(shù)社區(qū)
德州儀器推出首款結(jié)合數(shù)學(xué)和邏輯功能的單芯片 DSP
- 德州儀器 (TI) 宣布推出一款單芯片 DSP TCI6484,結(jié)合 PHY 處理的數(shù)學(xué)功能與 MAC 處理的邏輯功能,從而顯著提高了高級(jí)多處理超 3G 移動(dòng)通信局端應(yīng)用(如 HSPA/HSPA+、LTE 以及 WiMAX Wave 2 等)的 DSP 功能。此款新型 65 納米單內(nèi)核 1 GHz DSP 還能使效能加倍,提高數(shù)據(jù)吞吐量以降低時(shí)延,實(shí)現(xiàn)更出色的服務(wù)質(zhì)量,并取代昂貴的 RISC 協(xié)處理器。TI 全新 DSP 技術(shù)不僅使基站 OEM 廠商能夠減少芯片以降低系統(tǒng)成本,還能提高系統(tǒng)密度以支持單
- 關(guān)鍵字: 德州儀器 DSP TCI6484
多核DSP結(jié)構(gòu)與超核DSP結(jié)構(gòu)
- Internet爆炸性的增長(zhǎng),線(xiàn)路網(wǎng)絡(luò)與分組網(wǎng)絡(luò)的加速融合,對(duì)通信設(shè)備和應(yīng)用提出了一系列新的要求。目前的線(xiàn)路交換技術(shù)是在Internet時(shí)代之前很久設(shè)計(jì)的,由于它們只對(duì)通話(huà)業(yè)務(wù)進(jìn)行優(yōu)化,已不能支持當(dāng)今成指數(shù)增長(zhǎng)的數(shù)據(jù)業(yè)務(wù)。為此,服務(wù)提供商正在部署分組網(wǎng)絡(luò)(Internet協(xié)議)和信元網(wǎng)絡(luò)(ATM),并從老式設(shè)備轉(zhuǎn)向以分組交換為中心的軟交換技術(shù)和媒介網(wǎng)關(guān)。? ??本文旨在幫助那些正在構(gòu)建分組交換技術(shù)的公司解決在設(shè)計(jì)新型網(wǎng)絡(luò)時(shí)遇到的眾多難題中的一個(gè)問(wèn)題:如何管理好有關(guān)語(yǔ)音
- 關(guān)鍵字: 多核 DSP 超核 結(jié)構(gòu)
使用VHDL語(yǔ)言設(shè)計(jì)FPGA的幾個(gè)常見(jiàn)問(wèn)題的探討
- ?????? 詳細(xì)討論了在MAX plusⅡ開(kāi)發(fā)平臺(tái)下使用VHDL硬件描述語(yǔ)言設(shè)計(jì)現(xiàn)場(chǎng)可編程門(mén)陣列(FP-GA)時(shí)常見(jiàn)的三個(gè)問(wèn)題:等占空比分頻電路、延時(shí)任意量的延時(shí)電路、雙向電路。 ????? 1 引言 ??? ?????? 隨著EDA技術(shù)的發(fā)展,使用硬件語(yǔ)言設(shè)計(jì)可編程邏輯器件(PLD)/現(xiàn)場(chǎng)可編程門(mén)陣
- 關(guān)鍵字: VHDL FPGA 問(wèn)題
基于FPGA的鎖相環(huán)位同步提取電路設(shè)計(jì)

- 概述 同步是通信系統(tǒng)中一個(gè)重要的問(wèn)題。在數(shù)字通信中,除了獲取相干載波的載波同步外,位同步的提取是更為重要的一個(gè)環(huán)節(jié)。因?yàn)橹挥写_定了每一個(gè)碼元的起始時(shí)刻,才能對(duì)數(shù)字信息作出正確的判決。利用全數(shù)字鎖相環(huán)可直接從接收到的單極性不歸零碼中提取位同步信號(hào)。 一般的位同步電路大多采用標(biāo)準(zhǔn)邏輯器件按傳統(tǒng)數(shù)字系統(tǒng)設(shè)計(jì)方法構(gòu)成,具有功耗大,可靠性低的缺點(diǎn)。用FPGA設(shè)計(jì)電路具有很高的靈活性和可靠性,可以提高集成度和設(shè)計(jì)速度,增強(qiáng)系統(tǒng)的整體性能。本文給出了一種基于fpga的數(shù)字鎖相環(huán)位同步提取電路。 數(shù)
- 關(guān)鍵字: FPGA 鎖相環(huán) 分頻器
PLD公司三極化形成
- 可編程邏輯器件(PLD)在與ASIC之激戰(zhàn)中已經(jīng)告捷:每年開(kāi)始PLD設(shè)計(jì)的項(xiàng)目數(shù)目遠(yuǎn)遠(yuǎn)高于ASIC項(xiàng)目開(kāi)工數(shù)。同時(shí),PLD廠家之間也發(fā)生微妙的變化,由崛起時(shí)的爭(zhēng)強(qiáng)好斗和互不相讓?zhuān)瑵u漸找到了各自的落腳點(diǎn)。目前看來(lái),Xilinx的產(chǎn)品穩(wěn)居65nm FPGA市場(chǎng),Altera最大的量產(chǎn)在90nm FPGA,Actel憑低功耗0.13微米FPGA在對(duì)功耗要求苛刻的領(lǐng)域站穩(wěn)了腳跟。昔日的兩個(gè)龐然大物——Xilinx和Altera之間拉開(kāi)了距離,同時(shí)小型FPGA廠商如Actel躍躍欲試,漸漸跳
- 關(guān)鍵字: PLD FPGA ASIC
嵌入式DSP上的視頻編解碼與相應(yīng)名詞解釋
- ?? 隨著數(shù)字多媒體的應(yīng)用日漸廣泛,視頻解碼在嵌入式系統(tǒng)設(shè)計(jì)中變成一個(gè)基本要素。視頻標(biāo)準(zhǔn)有多種,依賴(lài)于產(chǎn)品可實(shí)施其中的一個(gè)或者多個(gè)標(biāo)準(zhǔn)。 ????? 當(dāng)然這不是全部,視頻僅僅是多媒體碼流的一部分,另外還有音頻或者語(yǔ)音需要并行處理。因此,一個(gè)精確的處理存儲(chǔ)或數(shù)據(jù)流的同步層是必需的。此外,視頻解碼本身對(duì)性能要求較高,需要不同于先前基于語(yǔ)音和信息應(yīng)用的系統(tǒng)架構(gòu);這就對(duì)便攜系統(tǒng)提出了特殊挑戰(zhàn),而桌面應(yīng)用同樣面臨這些問(wèn)題。 ?&n
- 關(guān)鍵字: 嵌入式 DSP 視頻 編解碼
Xilinx屢獲殊榮的65nm Virtex-5系列新增三款器件
- 賽靈思公司宣布為其屢獲殊榮的65nm Virtex?-5 LX 和 LXT FPGA平臺(tái)增加三款新型小尺寸封裝器件,以滿(mǎn)足新興市場(chǎng)對(duì)可編程邏輯器件成本和密度的要求。其中邏輯優(yōu)化的LX平臺(tái)增加了Virtex-5 LX155器件,Virtex-5 LXT平臺(tái)則增加了LX20T以及LX155T器件,外加帶有低功率收發(fā)器的小尺寸 19mm FF323封裝。這些新增器件將支持工業(yè)網(wǎng)絡(luò)、醫(yī)療影像、馬達(dá)控制、國(guó)防和高性能計(jì)算應(yīng)用等領(lǐng)域 實(shí)現(xiàn)更高水平的成本優(yōu)化。 “由于Virtex-5系
- 關(guān)鍵字: 賽靈思 FPGA 可編程邏輯器件
Altera的Stratix II GX FPGA提供50-Gbps SFI-5接口
- Altera公司宣布,帶有嵌入式收發(fā)器的Stratix? II GX FPGA支持SERDES成幀器接口Level 5 (SFI-5)標(biāo)準(zhǔn),為高性能光通信應(yīng)用提供40至50-Gbps接口。SFI-5規(guī)范是芯片至芯片標(biāo)準(zhǔn),保證了前向糾錯(cuò)(FEC)技術(shù)、成幀器以及業(yè)界最佳光轉(zhuǎn)發(fā)器之間的通用性。硬件測(cè)試驗(yàn)證了Stratix II GX FPGA符合SFI-5標(biāo)準(zhǔn),其20個(gè)高速串行收發(fā)器通道的數(shù)據(jù)速率在600 Mbps至6.375 Gbps之間,很容易滿(mǎn)足SFI-5接口要求。 SFI-5光互聯(lián)論
- 關(guān)鍵字: Altera FPGA 芯片
Actel的 ProASIC3L系列實(shí)現(xiàn)低功耗高速度和低成本之間的平衡

- Actel公司進(jìn)一步擴(kuò)展其業(yè)界領(lǐng)先的低功耗可編程解決方案組合,面向高性能及對(duì)功耗敏感的系統(tǒng)設(shè)計(jì)人員推出ProASIC3L系列現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA)。相比前一代ProASIC3 FPGA,新推出的以 Flash為基礎(chǔ)的FPGA系列可以在高達(dá)350MHz的工作頻率下大幅降低功耗,能分別對(duì)動(dòng)態(tài)和靜態(tài)功耗降低達(dá)40% 和 90%,從而為工業(yè)、醫(yī)療和科研等高性能市場(chǎng)領(lǐng)域的設(shè)計(jì)人員提供高速度、低功耗及低成本的靈活且功能豐富的解決方案。ProASIC3L系列還支持FPGA優(yōu)化32位ARM Cortex-M1
- 關(guān)鍵字: Actel 可編程 FPGA
利用 Virtex-5 SXT 的高性能 DSP 解決方案
- ??? 二十多年來(lái),F(xiàn)PGA 為世人提供了最靈活、適應(yīng)性極強(qiáng)、快速的設(shè)計(jì)環(huán)境。早期的 DSP 設(shè)計(jì)人員發(fā)現(xiàn),可將一種可再編程的門(mén)海用于數(shù)字信號(hào)處理。如果把內(nèi)置到 FPGA 架構(gòu)中的乘法器、加法器和累加單元結(jié)合起來(lái),就可以利用大規(guī)模并行計(jì)算實(shí)現(xiàn)有效的濾波器算法。 ??? 在未加工頻率性能方面的損失,通過(guò)并行計(jì)算得到了彌補(bǔ),而且得遠(yuǎn)大于失,可謂"失之東隅,收之桑榆";由此獲得的 DSP 帶寬完全可與替代方案媲美。隨著時(shí)間的推移,
- 關(guān)鍵字: DSP Virtex-5 SXT
基于FPGA的數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn)

- 在信息信號(hào)處理過(guò)程中,如對(duì)信號(hào)的過(guò)濾、檢測(cè)、預(yù)測(cè)等,都要使用到濾波器,數(shù)字濾波器是數(shù)字信號(hào)處理中使用最廣泛的一種方法,常用的數(shù)字濾波器有無(wú)限長(zhǎng)單位脈沖響應(yīng)(IIR)濾波器和有限長(zhǎng)單位脈沖響應(yīng)(FIR)濾波器兩種[1]。對(duì)于應(yīng)用設(shè)計(jì)者,由于開(kāi)發(fā)速度和效率的要求很高,短期內(nèi)不可能全面了解數(shù)字濾波器相關(guān)的優(yōu)化技術(shù),需要花費(fèi)很大的精力才能使設(shè)計(jì)出的濾波器在速度、資源利用、性能上趨于較優(yōu)。而采用調(diào)試好的IP核需要向Altera公司購(gòu)買(mǎi)。本文采用了一種基于DSP Builder的FPGA設(shè)計(jì)方法,以一個(gè)低通的16
- 關(guān)鍵字: FPGA 數(shù)字濾波器
BLACKfin DSP體系結(jié)構(gòu):能實(shí)現(xiàn)帶電源管理功能的多樣性應(yīng)用
- 引言 嵌入式系統(tǒng)應(yīng)用一般可分為兩類(lèi):一類(lèi)主要是數(shù)字信號(hào)處理器(DSP)強(qiáng)大的數(shù)值計(jì)算功能的應(yīng)用,其應(yīng)用實(shí)例是V.90語(yǔ)音頻段調(diào)制解調(diào)器的數(shù)據(jù)泵器件應(yīng)用中嵌入的增強(qiáng)型DSP;另一類(lèi)則是控制方面的應(yīng)用,其應(yīng)用實(shí)例是手持式計(jì)算機(jī)或數(shù)字手表。 人們對(duì)這兩類(lèi)不同的應(yīng)用系統(tǒng)通常采用的設(shè)計(jì)方法是,根據(jù)應(yīng)用情況選用DSP處理器或微控制器(MCU)。DSP 處理器可為數(shù)值計(jì)算提供更強(qiáng)大的運(yùn)算能力;而MCU通常易于編程并且能提供多種片內(nèi)外圍器件,以便使每一種MCU更加適合其相應(yīng)的應(yīng)用需求。另外,這些MCU各自的指令集
- 關(guān)鍵字: BLACKfin DSP
DSP入門(mén)前的背景知識(shí)
- 數(shù)字信號(hào)處理(DigitalSignal?Processing,簡(jiǎn)稱(chēng)DSP)是一門(mén)涉及許多學(xué)科而又廣泛應(yīng)用于許多領(lǐng)域的新興學(xué)科。20世紀(jì)60年代以來(lái),隨著計(jì)算機(jī)和信息技術(shù)的飛速發(fā)展,數(shù)字信號(hào)處理技術(shù)應(yīng)運(yùn)而生并得到迅速的發(fā)展。在過(guò)去的二十多年時(shí)間里,數(shù)字信號(hào)處理已經(jīng)在通信等領(lǐng)域得到極為廣泛的應(yīng)用。? ?數(shù)字信號(hào)處理是利用計(jì)算機(jī)或?qū)S锰幚碓O(shè)備,以數(shù)字形式對(duì)信號(hào)進(jìn)行采集、變換、濾波、估值、增強(qiáng)、壓縮、識(shí)別等處理,以得到符合人們需要的信號(hào)形式。? ?數(shù)
- 關(guān)鍵字: DSP 嵌入式
TD-SCDMA系統(tǒng)基帶處理的DSP+FPGA實(shí)現(xiàn)方案

- 本文首先介紹TD-SCDMA系統(tǒng)無(wú)線(xiàn)信道的基帶發(fā)送方案,說(shuō)明其對(duì)多媒體業(yè)務(wù)的支持及實(shí)現(xiàn)的復(fù)雜性。然后,從硬件實(shí)現(xiàn)角度,進(jìn)行了DSP和FPGA的性能比較,提出DSP+FPGA基帶發(fā)送的實(shí)現(xiàn)方案,并以基站分系統(tǒng)(BTS)的發(fā)送單元為例,具體給出了該實(shí)現(xiàn)方案在下行無(wú)線(xiàn)信道基帶發(fā)送單元中的應(yīng)用。
- 關(guān)鍵字: TD-SCDMA,DSP+FPGA
fpga+dsp介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
