首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga soc

fpga soc 文章 最新資訊

采用Actel FPGA的TFT控制器技術(shù)設(shè)計(jì)方案

  • 采用Actel FPGA的TFT控制器技術(shù)設(shè)計(jì)方案, 在1970年,F(xiàn)ergason制造了第一臺具有實(shí)用性的LCD,從此之后,用戶產(chǎn)品的界面發(fā)生了巨大改變,變得更加的美觀、實(shí)用,在一定場合下逐漸取代傳統(tǒng)的數(shù)碼管、LED的顯示。TFT誕生于80年代末,在1995年之后被廣泛的應(yīng)用,
  • 關(guān)鍵字: 技術(shù)  設(shè)計(jì)  方案  控制器  TFT  Actel  FPGA  采用  

基于FPGA的NoC驗(yàn)證平臺的構(gòu)建

  • 基于FPGA的NoC驗(yàn)證平臺的構(gòu)建,針對基于軟件仿真片上網(wǎng)絡(luò)NoC(Network on Chip)效率低的問題,提出基于FPGA的NoC驗(yàn)證平臺構(gòu)建方案。該平臺集成可重用的流量產(chǎn)生器TG(Traffic Generation),流量接收器TR(Traffic Receiver)以及NoC軟件,用于對NoC原型系統(tǒng)進(jìn)行功能驗(yàn)證和性能評估。實(shí)際設(shè)計(jì)一個(gè)多核NoC,并用該平臺對其進(jìn)行FPGA驗(yàn)證,結(jié)果表明該平臺的驗(yàn)證速度比軟件仿真提高16 000倍以上,并能對多種不同結(jié)構(gòu)、路由算法、流控策略的NoC進(jìn)行功能驗(yàn)
  • 關(guān)鍵字: 平臺  構(gòu)建  驗(yàn)證  NoC  FPGA  基于  數(shù)字信號  

對FIR數(shù)字濾波器的FPGA實(shí)現(xiàn)的研究

  • 如今,F(xiàn)PGA已成為數(shù)字信號處理系統(tǒng)的核心器件,尤其在數(shù)字通信、網(wǎng)絡(luò)、視頻和圖像處理等領(lǐng)域?,F(xiàn)在的FPGA不...
  • 關(guān)鍵字: FPGA  FIR  數(shù)字濾波器  數(shù)字信號處理  

耗電量僅1W:Marvell公司正式推出Armada 310 SOC芯片

  •   著名芯片廠商Marvell公司近日正式推出了其Armada SOC芯片家族的最新產(chǎn)品Armada 310,這款SCO芯片是專門為家庭,小型商務(wù)用戶,工業(yè)自動(dòng)化以及部分對處理器的功耗有較高要求的客戶推出的。主要的應(yīng)用機(jī)型則是Marvell自家的 Plug Computing機(jī)型(即可直接插在電器插頭上使用的超小型網(wǎng)絡(luò)服務(wù)器)。   Armada 310是一款以ARM V5處理器為核心的SCO產(chǎn)品,產(chǎn)品的處理器核心部分可運(yùn)行在500-1000MHz之間,所耗費(fèi)的功耗則僅1W。這款SCO芯片采用15x15
  • 關(guān)鍵字: Marvell  SOC  

FIR數(shù)字濾波器的FPGA實(shí)現(xiàn)研究

  • 為了研究不同結(jié)構(gòu)的FIR數(shù)字濾波器FPGA實(shí)現(xiàn)對數(shù)字多普勒接收機(jī)中FPGA器件資源消耗及其實(shí)現(xiàn)的濾波器的速度性能,在Xilinx ISE-l0.1開發(fā)平臺中,采用Verilog HDL語言分別實(shí)現(xiàn)了FIR數(shù)字濾波器的改進(jìn)的串行結(jié)構(gòu)、并行結(jié)構(gòu)以及DA結(jié)構(gòu),并在ModelSim仿真驗(yàn)證平臺中仿真了實(shí)現(xiàn)設(shè)計(jì)。結(jié)果表明,改進(jìn)串行結(jié)構(gòu)的實(shí)現(xiàn)消耗資源少但濾波速度慢,并行結(jié)構(gòu)的實(shí)現(xiàn)濾波速度快但消耗資源多,而DA算法的實(shí)現(xiàn)速度僅取決于輸入數(shù)據(jù)的寬度,所以濾波速度通常較快且消耗的資源較少。
  • 關(guān)鍵字: 實(shí)現(xiàn)  研究  FPGA  濾波器  數(shù)字  FIR  數(shù)字信號  

基于高分度、低成本、低能耗的衡器SoC方案

  • 基于高分度、低成本、低能耗的衡器SoC方案, 隨著電子衡器產(chǎn)業(yè)的發(fā)展,市場對低功耗和高精度提出了越來越高的要求。深圳市芯海科技作為國內(nèi)領(lǐng)先的模擬、數(shù)?;旌霞呻娐吩O(shè)計(jì)企業(yè),在電子衡器芯片和電能計(jì)量芯片領(lǐng)域具有國內(nèi)領(lǐng)先的水平,芯海科技推出的高精度
  • 關(guān)鍵字: SoC  方案  衡器  能耗  高分  成本  基于  

FPGA高速硬件在環(huán)仿真器進(jìn)行電機(jī)控制器測試

  • 介紹電機(jī)在現(xiàn)代生活中扮演著重要角色。出于對安全、成本及效率的考慮,工程師——尤其是混合電動(dòng)力...
  • 關(guān)鍵字: FPGA  環(huán)仿真器  電機(jī)控制器  測試  

在28-nm FPGA 上實(shí)現(xiàn)集成100-GbE 交換解決方案

  • 隨著高速100-GbE 通信網(wǎng)絡(luò)標(biāo)準(zhǔn)的完成,交換功能在互聯(lián)網(wǎng)正常運(yùn)行中扮演了重要角色。網(wǎng)絡(luò)總流量每6個(gè)月翻倍,通過多種協(xié)議進(jìn)行傳送,網(wǎng)絡(luò)越來越復(fù)雜,交換體系結(jié)構(gòu)面臨很大的挑戰(zhàn)。目前的單芯片體系結(jié)構(gòu)無法滿足越來越大的帶寬和復(fù)雜度要求,因此,需要開發(fā)高效算法和交換體系結(jié)構(gòu),以滿足高速網(wǎng)絡(luò)需求。Stratix V FPGA 支持硬件設(shè)計(jì)人員在下一代交換機(jī)和路由器中集成100-GbE 元件,在系統(tǒng)中均衡的分配數(shù)據(jù),確保QoS。 詳情參見 http://share.eepw.com.cn/share/downlo
  • 關(guān)鍵字: 28-nm  FPGA   100-GbE 交換  

在28-nm FPGA 上實(shí)現(xiàn)100-Gbit OTN 復(fù)用轉(zhuǎn)發(fā)器解決方案

  • 視頻和寬帶無線技術(shù)對帶寬越來越高的要求使得通信網(wǎng)絡(luò)承受了很大的壓力。目前的10-Gbit OTN 基礎(chǔ)設(shè)備通道容量接近了極限,面臨帶寬耗盡的問題。面對越來越高的資本支出和運(yùn)營支出以及不斷下滑的利潤,服務(wù)提供商轉(zhuǎn)向了100-Gbit OTN 解決方案,將目前的10-Gbit 網(wǎng)絡(luò)容量提高10 倍。但是,還有很多在用的低速率OTN、SONET、以太網(wǎng)和存儲系統(tǒng),這需要通過100-Gbit OTN 復(fù)用轉(zhuǎn)發(fā)器將這些系統(tǒng)置入到新的基礎(chǔ)光設(shè)施中。Altera Stratix V FPGA 系列采用了多項(xiàng)關(guān)鍵創(chuàng)新技術(shù)
  • 關(guān)鍵字: 28-nm  FPGA  100-Gbit OTN   復(fù)用轉(zhuǎn)發(fā)器  

通過28-nm FPGA 解決100-GbE 線路卡設(shè)計(jì)挑戰(zhàn)

  • 各種標(biāo)準(zhǔn)組織逐步完成了傳送網(wǎng)、以太網(wǎng)和光接口的100G 標(biāo)準(zhǔn), FPGA 在100G 產(chǎn)品系統(tǒng)設(shè)計(jì)早期技術(shù)應(yīng)用中扮演了關(guān)鍵角色。由于帶寬需求越來越大,服務(wù)提供商為他們的下一代線路卡選擇了最新的40-GbE/100-GbE標(biāo)準(zhǔn)。Altera Stratix V FPGA在28-nm 技術(shù)節(jié)點(diǎn)提供具有增強(qiáng)100G PCS 功能的集成12.5-Gbps收發(fā)器,從而解決了帶寬問題。 詳情參見 http://share.eepw.com.cn/share/download/id/51953
  • 關(guān)鍵字: Stratix V FPGA  100G PCS  線路卡   

安富利電子元件推出Xilinx Virtex-6 FPGA DSP開發(fā)工具套件

  •   安富利公司旗下運(yùn)營機(jī)構(gòu)安富利電子元件宣布推出Xilinx® Virtex®-6 FPGA DSP開發(fā)工具套件。這套件是為DSP設(shè)計(jì)而打造,是Xilinx目標(biāo)設(shè)計(jì)平臺(Xilinx Targeted Design Platform) 一部分。它包括可以下載的器件定制版ISE® Design Suite: System Edition 11.4,已開始接受訂購,價(jià)格為2995美元,開發(fā)人員可以通過它快速啟動(dòng)其設(shè)計(jì)。   無線、航空航天和國防、儀器和醫(yī)療成像設(shè)備以及其它計(jì)算密集型設(shè)
  • 關(guān)鍵字: 安富利  Virtex-6  FPGA  DSP  

一種SoC芯片在Magma Talus下的物理實(shí)現(xiàn)

  • 摘要本文介紹了一種SoC芯片架構(gòu),及其在0.18umCMOS工藝上以talus為主導(dǎo)EDA工具的物理實(shí)現(xiàn)。該芯片包含41個(gè)時(shí)...
  • 關(guān)鍵字: Magma  Talus  SoC  

基于FPGA技術(shù)的模擬雷達(dá)信號實(shí)現(xiàn)

  • 前言 FPGA(現(xiàn)場可編程門陣列)是由掩膜可編程門陣列和PLD(可編程邏輯器件)演變而來的,并將二者的特性結(jié)合在一起,使FPGA既有掩膜可編程門陣列的高邏輯密度和通用性,又有PLD的可編程特性。FPAG技術(shù)的發(fā)展使得
  • 關(guān)鍵字: FPGA  模擬  雷達(dá)信號    

Tensilica發(fā)布第三代ConnX 545CK 8-MAC VLIW DSP內(nèi)核

  •   Tensilica今日發(fā)布第三代ConnX 545CK 8-MAC(乘數(shù)累加器)VLIW(超長指令字)DSP(數(shù)字信號處理器)內(nèi)核,用于片上系統(tǒng)(SoC)的設(shè)計(jì)。經(jīng)改進(jìn)的第三代數(shù)據(jù)處理器(DPU)內(nèi)核,運(yùn)行速度提高20%,芯片面積減少11%,功耗降低30%。   ConnX 545CK是SoC系統(tǒng)中數(shù)字信號處理的理想選擇,因?yàn)樗梢栽趩魏松侠猛惶拙幾g器和指令系統(tǒng)完成系統(tǒng)控制和高速信號處理的任務(wù)。ConnX 545CK結(jié)合了CPU控制器和DSP的功能,每個(gè)周期內(nèi),利用160位的向量寄存器對8組獨(dú)立
  • 關(guān)鍵字: Tensilica  DSP  SoC  DPU  

Altera發(fā)布28-nm Stratix V FPGA系列

  • Stratix V FPGA突破帶寬瓶頸,同時(shí)降低了系統(tǒng)功耗和成本 2010年4月20號,北京——Altera公司(NASDAQ: ALTR)今天發(fā)布業(yè)界帶寬最大的FPGA——下一代28-nm Stratix? V FPGA。Stratix V FPGA具有1.6 Tbps串行交換能力,采用各種創(chuàng)新技術(shù)和前沿28-nm工藝,降低了寬帶應(yīng)用的成本和功耗。 Stratix V FPGA系列采用TSMC 28-nm高性能(HP)工藝進(jìn)行制造,提供1
  • 關(guān)鍵字: Altera  28-nm  Stratix V FPGA  
共7991條 396/533 |‹ « 394 395 396 397 398 399 400 401 402 403 » ›|

fpga soc介紹

您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473