首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga soc

MELP語音編碼的FPGA實(shí)現(xiàn)的系統(tǒng)框架

  • NiosII處理器是Intel公司為Altera公司推出的32位精簡(jiǎn)指令處理器軟核。在Altera公司推出的軟件SOPC中加載...
  • 關(guān)鍵字: MELP  FPGA  

移動(dòng)操作SoC接口IP組件設(shè)計(jì)

  • 移動(dòng)操作SoC接口IP組件設(shè)計(jì), 1 引言

      移動(dòng)操作或移動(dòng)計(jì)算(mobile computing)原是通訊領(lǐng)域的研究方向,隨著數(shù)字無線通信技術(shù)和嵌入式計(jì)算技術(shù)的發(fā)展、應(yīng)用與融合,移動(dòng)操作已逐步成為嵌入式系統(tǒng)中很具發(fā)展?jié)摿Φ囊粋€(gè)領(lǐng)域[1]。SoC(Sy
  • 關(guān)鍵字: 組件  設(shè)計(jì)  IP  接口  操作  SoC  移動(dòng)  

基于AXI總線的MicroBlaze雙核SoPC系統(tǒng)設(shè)計(jì)

  • 目的是利用嵌入在Xilinx FPGA中的MicroBlaze核實(shí)現(xiàn)基于AXI總線的雙核嵌入式系統(tǒng)設(shè)計(jì)以及共享實(shí)現(xiàn)LED燈的時(shí)控。對(duì)于共享實(shí)現(xiàn)LED燈時(shí)控的方法是通過在兩個(gè)低速總線之間加入一個(gè)axi2axi_connector實(shí)現(xiàn)axilite總線上的slave共享。對(duì)于實(shí)現(xiàn)雙核之間的通信主要方法是利用mailbox和mutex完成核間通信。硬件平臺(tái)采用的是Xilinx FPGA Spartan -6 Atlys板,軟件平臺(tái)是Xilinx EDK,主要使用的是XPS(硬件設(shè)計(jì))和SDK(軟件設(shè)計(jì)),開發(fā)出
  • 關(guān)鍵字: Xilinx  FPGA  AXI  201201  

基于FPGA技術(shù)的智能導(dǎo)盲犬方案設(shè)計(jì)

  • 基于FPGA技術(shù)的智能導(dǎo)盲犬方案設(shè)計(jì),眾所周知眼晴是“心靈之窗”,而對(duì)于突然失去或從未擁有過“心靈之窗”的盲人來說,生活上的困難與心理上的痛苦是可想而知的。他們的衣食住行存在諸多不便,而在出行與人際交往中遇到的困難更加
  • 關(guān)鍵字: 方案設(shè)計(jì)  智能  技術(shù)  FPGA  基于  

德州儀器最新藍(lán)牙低功耗片上系統(tǒng)將功耗銳降33%

  • 日前,德州儀器 (TI) 宣布推出其最新 CC2541 藍(lán)牙 (Bluetooth?) 低功耗片上系統(tǒng) (SoC),以充分滿足消費(fèi)類醫(yī)療、運(yùn)動(dòng)健身、安全、娛樂以及家庭自動(dòng)化對(duì)藍(lán)牙智能傳感器的應(yīng)用需求。當(dāng)輸出功率為 1MW 時(shí),該 SoC 在確保穩(wěn)健 RF 性能的同時(shí),功耗比 TI 前代 CC2540 SoC 降低 33%。CC2541 與 CC2540 引腳對(duì)引腳兼容,這可幫助制造商通過輕松移植現(xiàn)有設(shè)計(jì)來充分發(fā)揮節(jié)電優(yōu)勢(shì)。此外,該產(chǎn)品還配套提供 CC2541EMK 開發(fā)套件,可進(jìn)一步簡(jiǎn)化新型藍(lán)牙智能器件的
  • 關(guān)鍵字: TI  SoC  CC2541  

Tensilica HiFi 3 DSP將音頻后處理和語音處理性能提高了1.5倍多

  •         Tensilica宣布,推出用于(SoC)片上系統(tǒng)設(shè)計(jì)的HiFi 3音頻DSP(數(shù)字信號(hào)處理器)IP核。Tensilica的第四代音頻DSP提供高性能和低功耗的音頻后處理和語音處理算法功能,該功能應(yīng)用于智能手機(jī)和家庭娛樂系統(tǒng)中,同時(shí)將業(yè)界領(lǐng)先的HiFi設(shè)計(jì)架構(gòu)的性能從24位提升至24/32位。Tensilica已將HiFi 3授權(quán)給頂級(jí)的智能手機(jī)原始設(shè)備制造商和頂級(jí)的半導(dǎo)體制造商。   &nbs
  • 關(guān)鍵字: Tensilica  SoC  HiFi 3  

Tensilica HiFi音頻DSP支持Dolby Volume消除家庭娛樂系統(tǒng)的音量波動(dòng)

  • Tensilica宣布,將為其廣受歡迎的HiFi音頻DSP(數(shù)字信號(hào)處理器)增加Dolby? Volume技術(shù)。該技術(shù)基于杜比的軟件源碼開發(fā)并通過了杜比認(rèn)證。Dolby Volume技術(shù)應(yīng)用于家庭娛樂系統(tǒng)、數(shù)字電視和移動(dòng)數(shù)字電視的SoC(片上系統(tǒng))設(shè)計(jì),其目標(biāo)是任何內(nèi)容的音源都能為觀眾提供相同的播放音量。
  • 關(guān)鍵字: Tensilica  DSP  SoC  

復(fù)雜SoC設(shè)計(jì)中的功率管理 (下)

  • 復(fù)雜SoC設(shè)計(jì)中的功率管理 (下),功率優(yōu)化技術(shù)

    圖5中,根據(jù)靜態(tài)與動(dòng)態(tài)功率以及這些技術(shù)所應(yīng)用的設(shè)計(jì)抽象層次,對(duì)各項(xiàng)功率優(yōu)化技術(shù)進(jìn)行了分類。使用這些方法中的哪項(xiàng)或哪幾項(xiàng)要取決于設(shè)計(jì)目標(biāo)。將這些方法結(jié)合到設(shè)計(jì)流程中,就形成了一種集
  • 關(guān)鍵字: 管理  功率  設(shè)計(jì)  SoC  復(fù)雜  

復(fù)雜SoC設(shè)計(jì)中的功率管理 (上)

  • 復(fù)雜SoC設(shè)計(jì)中的功率管理 (上),長(zhǎng)期以來,降低功耗一直是芯片設(shè)計(jì)中的重要需求。隨著更大、更快的集成電路應(yīng)用于便攜式產(chǎn)品中,這個(gè)需求變得日益重要。因此,貫穿整個(gè)設(shè)計(jì)流程的功率管理技術(shù)也在不斷改進(jìn),以確保產(chǎn)品的各個(gè)部分均得到適當(dāng)、高效的
  • 關(guān)鍵字: 管理  功率  設(shè)計(jì)  SoC  復(fù)雜  

基于CPLD/FPGA的VHDL電路優(yōu)化設(shè)計(jì)

  • 基于CPLD/FPGA的VHDL電路優(yōu)化設(shè)計(jì),VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的。它是一種面向設(shè)計(jì)、多層次的硬件描述語言,是集行為描述、RTL
  • 關(guān)鍵字: 優(yōu)化  設(shè)計(jì)  電路  VHDL  CPLD/FPGA  基于  

Cyclone III FPGA技術(shù)在高清晰LCD HDTV中的應(yīng)用

  • Cyclone III FPGA技術(shù)在高清晰LCD HDTV中的應(yīng)用,當(dāng)今的液晶顯示(LCD) 技術(shù)在高清晰電視(HDTV) 領(lǐng)域得到了廣泛應(yīng)用,其挑戰(zhàn)在于如何獲得更高的分辨率,實(shí)現(xiàn)更快的數(shù)據(jù)速率。提高數(shù)據(jù)速率需要專業(yè)圖像處理算法來支持快速移動(dòng)的視頻。業(yè)界遇到的主要問題是:怎樣實(shí)現(xiàn)這
  • 關(guān)鍵字: LCD  HDTV  應(yīng)用  高清晰  技術(shù)  III  FPGA  Cyclone  

在FPGA上實(shí)現(xiàn)H.264/AVC視頻編碼標(biāo)準(zhǔn)

  • 盡管H.264/AVC承諾將此已有視頻編碼標(biāo)準(zhǔn)具有更高的編碼效率,它仍為系統(tǒng)架構(gòu)師、DSP工程師和硬件設(shè)計(jì)人員帶來了巨大的工程設(shè)計(jì)挑戰(zhàn)。H.264/AVC 標(biāo)準(zhǔn)引入了自 1990 年推出 H.261 之后視頻編碼標(biāo)準(zhǔn)演進(jìn)過程中出現(xiàn)的大部
  • 關(guān)鍵字: FPGA  264  AVC  視頻編碼    

賽靈思發(fā)布嵌入式FPGA程序員雙認(rèn)證

  • 可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思(Xilinx, Inc.; NASDAQ: XLNX)在上海市職業(yè)技能鑒定中心的支持下,針對(duì)雙方聯(lián)合打造的計(jì)算機(jī)程序員(嵌入式FPGA方向)(三級(jí))雙認(rèn)證項(xiàng)目,在市北高新技術(shù)服務(wù)業(yè)園區(qū)舉行了主題為“FPGA加速中國(guó)‘智’造,擁抱嵌入式計(jì)算新紀(jì)元”的新聞發(fā)布會(huì)。該項(xiàng)目將國(guó)家證書的權(quán)威性與FPGA發(fā)明者美國(guó)賽靈思公司的嵌入式計(jì)算平臺(tái)的前瞻性完美結(jié)合,開辟了嵌入式計(jì)算創(chuàng)新型人才培訓(xùn)的嶄新模式。
  • 關(guān)鍵字: Xilinx  FPGA  

基于DSP與FPGA實(shí)現(xiàn)的HDLC系統(tǒng)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  FPGA  HDLC  

DSP/FPGA在超高速跳頻系統(tǒng)基帶設(shè)計(jì)與實(shí)現(xiàn)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  FPGA  超高速跳頻  
共7949條 300/530 |‹ « 298 299 300 301 302 303 304 305 306 307 » ›|

fpga soc介紹

您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473