首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga soc

采用FPGA實(shí)現(xiàn)廣播視頻基礎(chǔ)系統(tǒng)的設(shè)計(jì)要點(diǎn)

  • HDTV視頻內(nèi)容創(chuàng)作的繁榮以及在帶寬受限的廣播信道環(huán)境中傳送這些視頻內(nèi)容的方法,不斷催生新的視頻壓縮標(biāo)準(zhǔn)和...
  • 關(guān)鍵字: FPGA  廣播視頻  HDTV  

基于SoPC的狀態(tài)監(jiān)測(cè)裝置的嵌入式軟硬件協(xié)同設(shè)計(jì)

  • 基于SoPC的狀態(tài)監(jiān)測(cè)裝置的嵌入式軟硬件協(xié)同設(shè)計(jì),摘要:首先介紹了軟硬件協(xié)同設(shè)計(jì)方法的發(fā)展過(guò)程和狀態(tài)監(jiān)測(cè)裝置開(kāi)發(fā)的背景資料,然后利用該方法設(shè)計(jì)了一款新型的高性能狀態(tài)監(jiān)測(cè)裝置,并分別從硬件和軟件2個(gè)角度對(duì)設(shè)計(jì)方法進(jìn)行了深入說(shuō)明。該裝置已成功集成于水電機(jī)組
  • 關(guān)鍵字: 軟硬件協(xié)同  SoPC  狀態(tài)監(jiān)測(cè)  Linux  FPGA  PLC  

選擇移動(dòng)/消費(fèi)類嵌入式SoC的5大注意事項(xiàng)

  • 如果你以一款更新的智能電話或PDA為例,毫無(wú)疑問(wèn),你會(huì)在其中發(fā)現(xiàn)一個(gè)SoC處理器。這是因?yàn)镾oC處理器往往能提供...
  • 關(guān)鍵字: 移動(dòng)消費(fèi)  嵌入式  SoC  

Microsemi公司開(kāi)發(fā)的RTAX-DSP FPGA已獲準(zhǔn)用于航空領(lǐng)域

  •   據(jù)報(bào)道,Microsemi公司SoC產(chǎn)品集團(tuán)(原Actel公司)開(kāi)發(fā)的RTAX-DSP現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)器件已獲得合格制造商清單(QML)V類和Q類資格認(rèn)證,這意味著該FPGA器件獲準(zhǔn)用于衛(wèi)星、載人飛船和其他空間應(yīng)用。   公司官方表示,Microsemi的抗輻射QML-V FPGA在不同程度上能夠承受空間自然輻射影響,并對(duì)每個(gè)特定晶片都進(jìn)行2,000小時(shí)的壽命測(cè)試,對(duì)每個(gè)特定組件都進(jìn)行破壞性物理分析。   RTAX-DSP FPGA將復(fù)雜數(shù)字信號(hào)處理(DSP)功能集成到單一設(shè)備,滿足高
  • 關(guān)鍵字: Microsemi  FPGA  

移動(dòng)與運(yùn)算融合高通新處理器強(qiáng)打整合牌

  •   高通正積極打造終極SoC,滿足行動(dòng)與運(yùn)算裝置融合新趨勢(shì)。行動(dòng)與運(yùn)算裝置的界線愈來(lái)愈模糊,使得晶片商除須致力提升處理器效能外,亦得兼顧低功耗表現(xiàn)。為此,高通已計(jì)劃在2013年發(fā)布新一代處理器微架構(gòu),以提高SoC整合度。   乘著2012年?duì)I收創(chuàng)新高的氣勢(shì),高通(Qualcomm)特別舉辦2012年Editors' Week活動(dòng),廣邀全球記者參訪位于美國(guó)圣地牙哥的高通大本營(yíng);并針對(duì)應(yīng)用處理器、無(wú)線通訊晶片、物聯(lián)網(wǎng)(IoT)技術(shù),以及行動(dòng)作業(yè)系統(tǒng)、擴(kuò)增實(shí)境(AR)等軟體發(fā)展動(dòng)態(tài)舉行多場(chǎng)演講,揭示該公司未來(lái)
  • 關(guān)鍵字: 高通  SoC  

短波擴(kuò)頻猝發(fā)通信系統(tǒng)的DSP+FPGA實(shí)現(xiàn)方案

  • 引言短波通信是一種能進(jìn)行遠(yuǎn)距離傳輸,而對(duì)電臺(tái)的要求相對(duì)較低的通信系統(tǒng)。短波具有的遠(yuǎn)距離通信能力和電臺(tái)具有的較高機(jī)動(dòng)性等特點(diǎn),使其在軍事通信領(lǐng)域中具有重要的應(yīng)用價(jià)值。然而,短波信道頻帶窄,傳播特性不穩(wěn)定
  • 關(guān)鍵字: FPGA  DSP  短波擴(kuò)頻  通信系統(tǒng)    

基于FPGA的IIR數(shù)字濾波器的快捷設(shè)計(jì)

  • 0 引言IIR數(shù)字濾波器在很多領(lǐng)域中都有著廣闊的應(yīng)用。與FIR數(shù)字濾波器相比,IIR數(shù)字濾波器可以用較低的階數(shù)獲得較高的選擇性,而且所用存儲(chǔ)單元少,經(jīng)濟(jì)效率高。一個(gè)N階IIR數(shù)字濾波器的系統(tǒng)函數(shù)為: 其線性常系數(shù)差分
  • 關(guān)鍵字: FPGA  IIR  數(shù)字濾波器    

混合動(dòng)力汽車電池均衡方案的研究

  • 1引言發(fā)展清潔能源,已經(jīng)成為世界各國(guó)應(yīng)對(duì)金融危機(jī)和經(jīng)濟(jì)衰退的核心戰(zhàn)略之一。由于電動(dòng)汽車在使...
  • 關(guān)鍵字: 混合動(dòng)力車  鋰離子電池組  SOC  

解析FPGA設(shè)計(jì)流程及其布線資源

  • FPGA/CPLD的設(shè)計(jì)流程 1、電路設(shè)計(jì)與輸入 電路設(shè)計(jì)與輸入是指通過(guò)某些規(guī)范的描述方式,將工程師電路構(gòu)思輸入給EDA工具。常用的設(shè)計(jì)方法有硬件描述語(yǔ)言(HDL)和原理圖設(shè)計(jì)輸入方法等。原理圖設(shè)計(jì)輸入法在早期應(yīng)用得比
  • 關(guān)鍵字: FPGA  設(shè)計(jì)流程  布線  資源    

基于ARM+FPGA的運(yùn)動(dòng)控制器設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:本文以微控制器AT91RM9200 和EP1C6Q240C8 為核心,對(duì)工業(yè)CT 機(jī)的運(yùn)動(dòng)控制器進(jìn)行了設(shè)計(jì),從硬件和軟件兩個(gè)方 ...
  • 關(guān)鍵字: ARM  FPGA  運(yùn)動(dòng)控制器  

基于ARM/FPGA的高速同步數(shù)據(jù)采集方案

  •   大多數(shù)的勘探、觀測(cè)工作都是在嚴(yán)苛的環(huán)境中進(jìn)行的,對(duì)數(shù)據(jù)的準(zhǔn)確性、實(shí)時(shí)性都有著較高的要求,并且大多情況 ...
  • 關(guān)鍵字: ARM  FPGA  同步數(shù)據(jù)采集  

如何利用軟件作為激勵(lì)來(lái)加速SoC系統(tǒng)級(jí)驗(yàn)證?

  • 驗(yàn)證復(fù)雜的SoC設(shè)計(jì)要耗費(fèi)極大的成本和時(shí)間。據(jù)證實(shí),驗(yàn)證一個(gè)設(shè)計(jì)所需的時(shí)間會(huì)隨著設(shè)計(jì)大小的增加而成倍增加。在過(guò)去的幾年中,出現(xiàn)了很多的技術(shù)和工具,使驗(yàn)證工程師可以用它們來(lái)處理這類問(wèn)題。但是,這些技術(shù)中很多
  • 關(guān)鍵字: SoC  如何利用  激勵(lì)  軟件    

后發(fā)者如何制人?Altera與ARM戰(zhàn)略合作細(xì)節(jié)公布

  •   2012年12月13日,Altera聯(lián)合ARM召開(kāi)發(fā)布會(huì),共同宣布發(fā)售其首款28nm FPGA SoC器件,包含雙核ARM Cortex-A9 800MHz處理器,此時(shí),賽靈思的類似產(chǎn)品Zynq已經(jīng)發(fā)售一年有余。   客觀來(lái)說(shuō),Altera的SoC產(chǎn)品進(jìn)展比賽靈思緩慢許多,2010年,賽靈思就放出了與ARM合作開(kāi)發(fā)下一代SoC器件的消息,而與之對(duì)應(yīng)的Altera只是公布了與MIPS的合作藍(lán)圖,又聯(lián)合Intel宣布X86與FPGA的融合技術(shù),直到2011年年中,Altera與ARM的合作計(jì)劃才姍姍來(lái)遲
  • 關(guān)鍵字: Altera  FPGA  

NI推出軟件定義的無(wú)線電模塊用于最先進(jìn)的5G無(wú)線研究

  • 美國(guó)國(guó)家儀器公司(National Instruments, 簡(jiǎn)稱 NI)近日發(fā)布用于NI FlexRIO的NI 5791射頻收發(fā)儀適配器模塊,目前多個(gè)機(jī)構(gòu)都在使用該收發(fā)儀進(jìn)行5G技術(shù)最前沿的項(xiàng)目研究。 該模塊搭配NI FlexRIO FPGA,用于實(shí)時(shí)、用戶設(shè)計(jì)的處理,形成了一個(gè)強(qiáng)大的SDR解決方案。
  • 關(guān)鍵字: NI  FPGA  軟件  

Adaboost算法的FPGA實(shí)現(xiàn)與性能分析

  • 引言  Adaboost 算法是Freund 和Schapire 于1995 年提出的,全稱為Adaptive Boosting。它是 Boosting 算法的改進(jìn),意為該算法通過(guò)機(jī)器訓(xùn)練與學(xué)習(xí)不斷自適應(yīng)地調(diào)整假設(shè)的錯(cuò)誤率,這 種靈活性使得Adaboost 算法很容易
  • 關(guān)鍵字: Adaboost  FPGA  算法  性能分析    
共7948條 239/530 |‹ « 237 238 239 240 241 242 243 244 245 246 » ›|

fpga soc介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473