首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

基于DSP的三相異步電動(dòng)機(jī)故障在線監(jiān)測(cè)的研究

  • DSP具有高速時(shí)鐘頻率和快速的運(yùn)算速度,為故障在線監(jiān)測(cè)提供了硬件支持。本文通過定子視在阻抗的分析,發(fā)揮DSP的數(shù)據(jù)處理能力,實(shí)現(xiàn)了對(duì)三相異步電動(dòng)機(jī)故障的在線監(jiān)測(cè)。
  • 關(guān)鍵字: DSP  三相異步電動(dòng)機(jī)  在線監(jiān)測(cè)    

基于FPGA的簡(jiǎn)易數(shù)字存儲(chǔ)示波器設(shè)計(jì)

  • 0 引言
    高速數(shù)字化采集技術(shù)和FPGA技術(shù)的發(fā)展已經(jīng)對(duì)傳統(tǒng)測(cè)試儀器產(chǎn)生了深刻的影響。數(shù)字存儲(chǔ)示波器(DS0)是模擬示波器技術(shù)、數(shù)字化測(cè)量技術(shù)、計(jì)算機(jī)技術(shù)的綜合產(chǎn)物,他主要以微處理器、數(shù)字存儲(chǔ)器、A/D轉(zhuǎn)換器和D
  • 關(guān)鍵字: FPGA  數(shù)字存儲(chǔ)示  波器設(shè)計(jì)    

基于FPGA的作戰(zhàn)系統(tǒng)時(shí)統(tǒng)設(shè)計(jì)

  • O 引言
    作戰(zhàn)系統(tǒng)時(shí)間的統(tǒng)一同步(時(shí)統(tǒng))的重要性越來越得到重視,只有保證整個(gè)系統(tǒng)處在同一時(shí)間的基準(zhǔn)上,才能實(shí)現(xiàn)真正意義上的以網(wǎng)絡(luò)為中心的信息戰(zhàn)、以精確制導(dǎo)武器系統(tǒng)對(duì)抗和以協(xié)同作戰(zhàn)方式為主的現(xiàn)代化戰(zhàn)爭(zhēng)。
  • 關(guān)鍵字: FPGA  系統(tǒng)    

基于TMS32OF2812 DSP的雙足機(jī)器人樣機(jī)設(shè)計(jì)

  • 基于TMS32OF2812 DSP的雙足機(jī)器人樣機(jī)設(shè)計(jì),0 引言
    雙足機(jī)器人樣機(jī)是研究雙足行走的實(shí)驗(yàn)對(duì)象,為了研究的順利進(jìn)行,必須對(duì)機(jī)器人的自由度、驅(qū)動(dòng)方式、重量、高度等進(jìn)行合適的配置;這就需要自由度的分配簡(jiǎn)單合理、驅(qū)動(dòng)方案可靠易用以及機(jī)械結(jié)構(gòu)輕便結(jié)實(shí)。
  • 關(guān)鍵字: 樣機(jī)  設(shè)計(jì)  機(jī)器人  雙足  TMS32OF2812  DSP  基于  DSP  舵機(jī)  傳感器  雙足步行  

基于DSP的運(yùn)動(dòng)控制器的開發(fā)

  • 基于DSP的運(yùn)動(dòng)控制器的開發(fā), 運(yùn)動(dòng)控制器是一種用于多種運(yùn)動(dòng)控制場(chǎng)合的上位控制單元,通常采用專業(yè)運(yùn)動(dòng)控制芯片或高速DSP來控制步進(jìn)電機(jī)或伺服電機(jī)。運(yùn)動(dòng)控制器與PC機(jī)構(gòu)成主從結(jié)構(gòu)。PC機(jī)負(fù)責(zé)人機(jī)交互界面的管理和控制系統(tǒng)的實(shí)時(shí)監(jiān)控工作;控制
  • 關(guān)鍵字: 開發(fā)  控制器  運(yùn)動(dòng)  DSP  基于  光學(xué)工程,運(yùn)動(dòng)控制器,DSP,CPLD  

直擴(kuò)OQPSK系統(tǒng)載波跟蹤的設(shè)計(jì)及FPGA實(shí)現(xiàn)

  • 0引言載波同步是無線通信系統(tǒng)中一個(gè)重要的實(shí)際問題,是基帶信號(hào)處理的關(guān)鍵技術(shù)。導(dǎo)致載波頻率及相...
  • 關(guān)鍵字: FPGA  基帶信號(hào)處理  OQPSK  載波跟蹤  

BF51x樹立數(shù)字信號(hào)處理器性價(jià)比新標(biāo)桿

  •   傳統(tǒng)基于微控制器的嵌入式應(yīng)用常常面臨新的挑戰(zhàn),一方面控制器的信息處理能力有限,難以滿足大量數(shù)據(jù)運(yùn)算任務(wù)的需求,增加DSP協(xié)處理器成為很多方案的不得已選擇。而另一方面,盡管當(dāng)前DSP處理器通常都具有很強(qiáng)的數(shù)據(jù)處理能力,然而系統(tǒng)必要的控制功能是DSP所不擅長(zhǎng)的。越來越多的系統(tǒng)面臨需要應(yīng)對(duì)多媒體數(shù)據(jù)處理、大量數(shù)據(jù)運(yùn)算、通信協(xié)議處理以及系統(tǒng)控制任務(wù),正是這樣的現(xiàn)實(shí)促進(jìn)了融合DSP和微控制器特性于一身的匯聚式處理器的應(yīng)用持續(xù)走俏。   ADI公司推出的Blackfin匯聚式處理器是一類新型16~32位嵌入式處
  • 關(guān)鍵字: ADI  DSP  Blackfin  

基于FPGA的智能誤碼測(cè)試儀

  • 實(shí)際工作中,常常需要誤碼儀能測(cè)試多種信道。但是目前市面上所銷售的誤碼儀大多只能測(cè)試電信部門的標(biāo)準(zhǔn)通信信道,低速以一、二次群為主,高速可達(dá)SDH信道速率;且價(jià)格昂貴、體積偏大,不能用于測(cè)試實(shí)際工作中大量
  • 關(guān)鍵字: FPGA  智能誤碼  測(cè)試儀    

基于DSP與FPGA的光柵地震檢波器的信號(hào)處理

  • 基于DSP與FPGA的光柵地震檢波器的信號(hào)處理,0 引 言
    在石油地震勘探中,地震儀通過地震檢波器采集信號(hào)。地震檢波器是為了接收和記錄地震波而設(shè)計(jì)的一種精密的機(jī)械、電子組合裝置,是地震勘探數(shù)據(jù)采集中的重要環(huán)節(jié),其性能好壞直接影響地震記錄質(zhì)量和地震
  • 關(guān)鍵字: 地震  信號(hào)處理  光柵  FPGA  DSP  基于  

采用StratixIVGTFPGA實(shí)現(xiàn)100G光傳送網(wǎng)

  • 供應(yīng)商、企業(yè)以及服務(wù)提供商認(rèn)為100G系統(tǒng)最終會(huì)在市場(chǎng)上得到真正實(shí)施。推動(dòng)其實(shí)施的主要力量是用戶持續(xù)...
  • 關(guān)鍵字: StratixIVGTFPGA  FPGA  100G  光傳送網(wǎng)  

基于ASIC+FPGA的IPv6路由器PoS接口設(shè)計(jì)

  •   IP over SDH(PoS)技術(shù)是通過SDH提供的高速傳輸通道直接傳送IP分組,它位于數(shù)據(jù)傳輸骨干網(wǎng),使用點(diǎn)到點(diǎn)協(xié)議PPP將IP數(shù)據(jù)包映射到SDH幀上,按各次群相應(yīng)的線速率進(jìn)行連續(xù)傳輸,其網(wǎng)絡(luò)主要由大容量的高端路由器經(jīng)由高速光
  • 關(guān)鍵字: ASIC  FPGA  IPv6  PoS    

在FPGA上對(duì)OC8051IP核的修改與測(cè)試

  • 引 言
    20世紀(jì)80年代初,Intel公司推出了MCS-51單片機(jī),隨后Intel以專利轉(zhuǎn)讓的形式把8051內(nèi)核發(fā)布給許多半導(dǎo)體廠家,從而出現(xiàn)了許多與MCS-51系統(tǒng)兼容的產(chǎn)品。這些產(chǎn)品與MCS-51的系統(tǒng)結(jié)構(gòu)相同,采用CMOS工藝,因
  • 關(guān)鍵字: FPGA  8051  OC  IP    

DSP平臺(tái)的USB接口設(shè)計(jì)

  • DSP平臺(tái)的USB接口設(shè)計(jì),引言
    USB接口(Universal Serial Bus)是一種通用的高速串行接口。它最主要的特點(diǎn)是它的高速傳輸特性。USB1.1理論速度極限可以達(dá)到12Mb/s,USB2.0可達(dá)到 480Mb/s。這樣,它可以很好解決大數(shù)據(jù)量的數(shù)據(jù)在嵌
  • 關(guān)鍵字: 設(shè)計(jì)  接口  USB  平臺(tái)  DSP  

FPGA與ADSP TS201的總線接口設(shè)計(jì)方案

  • 在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處...
  • 關(guān)鍵字: FPGA  ADSP  TS201  總線接口  設(shè)計(jì)  
共9914條 481/661 |‹ « 479 480 481 482 483 484 485 486 487 488 » ›|

dsp+fpga介紹

您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

DSP+FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473