電子產品世界,為電子工程師提供全面的電子產品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
關鍵字:
DSP 指令周期 ARM
摘要:針對煤巖聲發(fā)射信號監(jiān)測系統(tǒng)的需求,采用16位定點DSP芯片TMS320VC5509A和高精度A/D轉換器ADS1278設計了一種具有24位分辨率、16通道同步數據采集功能的數據采集電路??刂平涌诓捎肐2C接口擴展I/O的方式實現,
關鍵字:
數據采集 電路設計 同步 發(fā)射 DSP 通道 基于
基于DSP的CPLD軟件更新方案研究, 0引言 在現代導航計算機系統(tǒng)朝著微型化發(fā)展的過程中,采用高性能數字信號處理器和可編程邏輯器件方案實現的導航計算機系統(tǒng)有著很高的性能優(yōu)勢。在本課題組研制的基于浮點型DSP和復雜可編程邏輯器件(CPLD)結構的嵌
關鍵字:
方案 研究 更新 軟件 DSP CPLD 基于
基于FPGA技術的存儲器設計及其應用,復雜可編程邏輯器件—FPGA技術在近幾年的電子設計中應用越來越廣泛。FPGA具有的硬件邏輯可編程性、大容量、高速、內嵌存儲陣列等特點使其特別適合于高速數據采集、復雜控制邏輯、精確時序邏輯等場合的應用。而應
關鍵字:
及其 應用 設計 存儲器 FPGA 技術 基于
基于FPGA的圖像采集模塊設計,1 引言 圖像采集是圖像處理的前提。圖像采集卡是常用的圖像輸入設備,通常占用PC機總線的一個插槽。它主要包括圖像存儲器單元、CCD或CMOS攝像頭接口、PC機總線接口等。傳統(tǒng)的圖像采集卡大多數采用 PCI接口,這種圖
關鍵字:
模塊 設計 采集 圖像 FPGA 基于
全球領先的硅產品知識產權 (SIP) 平臺解決方案和數字信號處理器(DSP)內核授權廠商CEVA公司宣布推出完全可編程的低功耗DSP架構框架CEVA-XC4000,支持用于蜂窩、Wi-Fi、DTV、白色空間 (white space) 等應用的最嚴苛的通信標準。CEVA-XC4000 架構以其大獲成功的上一代產品為基礎,利用創(chuàng)新性指令集以軟件方式實現了通常只能由專用硬件完成的高度復雜的基帶處理,并樹立了新的功耗里程碑。以LTE-A處理為例,CEVA-XC4000的性能相比CEVA-XC323 DSP提
關鍵字:
CEAV DSP LTE-A Wi-Fi 802.11ac DVB-T2
全球領先的硅產品知識產權(SIP)平臺解決方案和數字信號處理器(DSP)內核授權廠商CEVA公司及CEVA-XCnet合作伙伴Antcor S.A.宣布,推出一款瞄準多模Wi-Fi 802.11ac移動臺(STA)的基于軟件的新型參考架構。Antcor S.A是通信和連接芯片行業(yè)的主要軟件基帶IP供應商。對于尚待批準的802.11ac Wi-Fi新標準,以及包括802.11af、802.11p和Wi-Fi指令在內的其它眾多衍生標準,這種基于軟件的方法能夠提供全面的靈活性,可以通過軟件更新應對標準變化,
關鍵字:
CEVA DSP Wi-Fi 802.11ac
全球領先的硅產品知識產權(SIP)平臺解決方案和數字信號處理器(DSP)內核授權廠商CEVA公司推出CEVA-TeakLite-4,這是一款用于高級音頻和語音應用的業(yè)界功能最強大的低功耗、可擴展32位DSP架構。CEVA TeakLite 4 針對于智能手機,移動計算和數字家庭設備市場,滿足市場對于語音預處理和音頻后處理算法以及多通道音頻編解碼器(codec)日益復雜的需求。
CEVA-TeakLite-4以業(yè)界廣泛使用并經過驗證的CEVA-TeakLite系列功能為基礎,采用創(chuàng)新性智能功耗
關鍵字:
CEVA DSP TeakLite
全球領先的硅產品知識產權(SIP)平臺解決方案和數字信號處理器(DSP)內核授權廠商CEVA公司宣布提供一種基于軟件的新型多模參考架構,用于開發(fā)具有成本效益的低功耗LTE- (LTE-A)和傳統(tǒng)蜂窩調制解調器?;谛滦虲EVA-XC4000 DSP架構框架,這款功能強大的可擴展參考架構利用了創(chuàng)新性功率管理和系統(tǒng)分區(qū),能夠實現基于軟件的LTE-A解決方案,而且采用28nm工藝,所需晶片面積和功耗僅分別為3.4 mm2和100mW。該架構集成了CEVA開發(fā)的一整套經優(yōu)化的LTE-A軟件庫,顯著地加快了上市
關鍵字:
CEVA DSP LTE
摘要 基于FPGA、PCI9054、SDRAM和DDS設計了用于某遙測信號模擬源的專用板卡。PCI9054實現與上位機的數據交互,FPGA實現PCI本地接口轉換、數據接收發(fā)送控制及DDS芯片的配置。通過WDM驅動程序設計及MFC交互界面設計,最
關鍵字:
數據通信 設計 高速 LVDS FPGA
FPGA的高速多通道數據采集控制器IP核設計,隨著可編程邏輯器件的不斷進步和發(fā)展,FPGA在嵌入式系統(tǒng)中發(fā)揮著越來越重要的作用。本文介紹的在電能質量監(jiān)測系統(tǒng)中信號采集模塊控制器的 IP核,是采用硬件描述語言來實現的。首先它是以ADS8364芯片為控制對象,結合
關鍵字:
IP 設計 控制器 數據采集 高速 通道 FPGA
采用FPGA解決通信接口問題,引言 在過去兩年里,用于消除IC、電路板和系統(tǒng)之間數據傳輸瓶頸的接口標準層出不窮,本文將考評通信應用標準部件的某些最流行的標準,并研究眾多新標準出現的原因,此外還探討設計者可如何解決互用性的難題。 新興
關鍵字:
接口 問題 通信 解決 FPGA 采用
基于FPGA的中文字符顯示的VHDL程序,--文件名:lcd_driver.vhd。 --功能:FGAD驅動LCD顯示中文字符“年”。 --最后修改日期:2004.3.24?! ibrary IEEE; use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_ARITH.ALL; use
關鍵字:
VHDL 程序 顯示 字符 FPGA 中文 基于
基于嵌入式DSP系統(tǒng)的低功耗優(yōu)化設計,無線系統(tǒng)及有線系統(tǒng)設計師均必須重視電源效率問題,盡管雙方的出發(fā)點不盡相同:對于移動設備而言,更長的電池使用壽命、更長的通話時間或更長的工作時間都是明顯的優(yōu)勢,降低電源要求意味著使用體積更小的電池或選擇
關鍵字:
優(yōu)化 設計 功耗 系統(tǒng) 嵌入式 DSP 基于
用VHDL/VerilogHD語言開發(fā)PLD/FPGA的完整流程,用VHDL/VerilogHD語言開發(fā)PLD/FPGA的完整流程為: 1.文本編輯:用任何文本編輯器都可以進行,也可以用專用的HDL編輯環(huán)境。通常VHDL文件保存為.vhd文件,Verilog文件保存為.v文件 2.功能仿真:將文件調入HDL仿真
關鍵字:
完整 流程 PLD/FPGA 開發(fā) 語言 VHDL/VerilogHD
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473