首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> dp-cpld

基于CPLD器件設計的單穩(wěn)態(tài)電路

  • 基于CPLD器件設計的單穩(wěn)態(tài)電路,隨著電子技術特別是數字集成電路技術的迅猛發(fā)展,市面上出現了FPGA、CPLD等大規(guī)模數字集成電路,并且其工作速度和產品質量不斷提高。利用大規(guī)模數字集成電路實現常規(guī)的單穩(wěn)態(tài)集成電路所實現的功能,容易滿足寬度、精
  • 關鍵字: 穩(wěn)態(tài)  電路  設計  器件  CPLD  基于  

基于CPLD的水下沖擊波記錄儀的設計

  • 基于CPLD的水下沖擊波記錄儀的設計,1.引言
      
    隨著大規(guī)模集成電路和單片機的迅速發(fā)展,復雜可編程邏輯器件(CPLD)具有使用靈活、可靠性高、功能強大的優(yōu)點,在電子產品設計中得到了廣泛的應用。CPLD可實現在系統(tǒng)編程,重復多次,而且還兼容IEEE1
  • 關鍵字: 記錄儀  設計  沖擊波  水下  CPLD  基于  

節(jié)省電池能量的系統(tǒng)斷電電路CPLD

  • 節(jié)省電池能量的系統(tǒng)斷電電路CPLD,今天,大多數的CPLD(復雜可編程邏輯器件)都采用可減少功耗的工作模式,但當系統(tǒng)未使用時,應完全切斷電源以保存電池能量,從而實現很多設計者的終極節(jié)能目標。圖1描述了如何在一片CPLD 上增加幾只分立元件,實現一
  • 關鍵字: 電路  CPLD  斷電  系統(tǒng)  電池  能量  節(jié)省  

基于CPLD的專用鍵盤接口芯片的方案設計

  • 基于CPLD的專用鍵盤接口芯片的方案設計,在單片機應用系統(tǒng)中,存在多種形式的外部數據輸入接口界面,例如RS-232C串行通信、鍵盤輸入等[1,4] 。其中利用鍵盤接口輸入數據,是實現現場實時調試、數據調整和控制最常用的方法。單片機的外圍鍵盤擴展電路有多種實
  • 關鍵字: 芯片  方案設計  接口  鍵盤  CPLD  專用  基于  

基于CPLD的數字電壓表設計

  • 雙積分型ADC具有轉換精度高,速度慢的特點,因而被廣泛應用于高精度數字儀器儀表中。該設計的主要創(chuàng)新點是以可編程器件(CPL-D)為核心,采用積分電路、檢零比較器等組成16位ADC,控制部分采用51單片機,能實現自動量程轉換。由于采用了CPLD技術,減少了外界干擾和所占空間,而且大大提高了系統(tǒng)的響應時間,提高了數字電壓表的性能。
  • 關鍵字: CPLD  數字  電壓表設計    

基于CPLD的圖像傳感器非均勻性校正研究

  • 圖像傳感器是現代視覺信息獲取的一種基礎器件,它將入射到光敏面上按空間分布的光強信息轉換為按時序輸...
  • 關鍵字: CPLD  圖像傳感器  非均勻性校正  

基于CPLD/FPGA的CMI編碼設計與實現

  • 根據CMI碼的特性,介紹了一種新的編程思路實現CMI編碼,在Max+PlusⅡ開發(fā)平臺上使用VHDL編程實現CMI編碼,并得到仿真波形。實驗結果表明,這種編程思路簡單、清晰。在產生7位偽隨機序列的前提下,分別對“O”,“1”進行編碼。這種思路為其他碼型設計提供了參考。
  • 關鍵字: CPLD  FPGA  CMI  編碼    

一種基于CPLD的壓電生物傳感器檢測電路的設計

  • 本文介紹了一種基于復雜可編程邏輯器件(CPLD)的壓電生物傳感器檢測電路.該檢測電路以高性能CPLD(MAX7128)為核心,實現了對壓電生物傳感器10MHz高頻信號的測量與采集,以及所采集的頻率數據動態(tài)、實時顯示以及頻率數據串行通信等功能.該電路體積小、集成度高,具有可靠性高、實時性高的特點.此外該系統(tǒng)還可以通過RS-232串行接口與計算機連接進行數據傳輸和數據存儲及分析.詳細闡明了系統(tǒng)整體結構設計以及系統(tǒng)硬件部分的實現,并給出了CPLD內核仿真結果和數據采集軟件實測頻率曲線.
  • 關鍵字: 檢測  電路  設計  傳感器  生物  CPLD  壓電  基于  功率模塊  

使用用CPLD和Flash實現FPGA的配置

  • 電子設計自動化EDA(ElectronicDesignAutomation)是指以計算機為工作平臺,以EDA軟件為開發(fā)環(huán)境,以硬件描...
  • 關鍵字: CPLD  FPGA  Flash  RAM  EDA  VHDL  

基于CPLD器件的單穩(wěn)態(tài)脈沖展寬電路的設計

  • 在數字電路設計中,當需要將一輸入的窄脈沖信號展寬成具有一定寬度和精度的寬脈沖信號時,往往很快就想到利...
  • 關鍵字: FPGA  CPLD  寬脈沖信號  ISP  

一種基于VC++程序的FPGA重配置方案設計

  • 引言隨著大規(guī)模集成電路的快速發(fā)展,系統(tǒng)設計已從傳統(tǒng)的追求大規(guī)模、高密度逐漸轉向提高資源利用率,...
  • 關鍵字: FPGA  VC++  DSP  CPCI  CPLD  

CPLD設計的CCD信號發(fā)生器技術

  • CPLD設計的CCD信號發(fā)生器技術,本文設計了一種基于CPLD的可編程高精度CCD信號發(fā)生器。充分利用CPLD的可編程性.模擬出滿足系統(tǒng)要求的CD信號,輸出信號頻率達到1IMHZ。1 引言

    CCD (Charge Coupled Devices)電荷藕合器件是20世紀70年代初發(fā)展起來
  • 關鍵字: 技術  信號發(fā)生器  CCD  設計  CPLD  

基于FPGA的PROFIBUS-DP集線器設計

  • 摘要:給出了用PROFIBUS―DP HUB來改變現場總線拓撲結構的設計方案,并對數據轉發(fā)方法進行比較。描述了DP協(xié)議傳輸的格式,重點介紹并分析了兩種幀結束檢測方法及其優(yōu)劣,最后通過八通道DP HUB的實例來說明了整個設計
  • 關鍵字: 設計  集線器  PROFIBUS-DP  FPGA  基于  
共905條 43/61 |‹ « 41 42 43 44 45 46 47 48 49 50 » ›|
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473