首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> avant fpga

PCI總線協(xié)議的FPGA實(shí)現(xiàn)及驅(qū)動(dòng)設(shè)計(jì)

  • 摘要:采用FPGA技術(shù),在ALTERA公司的FLEX6000系列芯片上實(shí)現(xiàn)了從設(shè)備模式PCI總線的簡(jiǎn)化協(xié)議,并給出了Windows9x系...
  • 關(guān)鍵字: PCI總線  FPGA  虛擬設(shè)備  

基于PN序列幀的同步分析及FPGA實(shí)現(xiàn)

  • 摘要:闡述了一種導(dǎo)頻疊加的OFDM同步方法,利用具有良好的自相關(guān)性PN序列實(shí)現(xiàn)時(shí)偏和頻偏估計(jì)。在多徑信道條件下,通過(guò)Matlab仿真能較好地實(shí)現(xiàn)同步。然后利用Altera公司的芯片在QuartusⅡ8.0工具平臺(tái)上實(shí)現(xiàn)了OFDM同步
  • 關(guān)鍵字: FPGA  序列  分析      

利用FPGA協(xié)處理器優(yōu)化汽車(chē)信息娛樂(lè)和信息通訊系統(tǒng)

  • 集成了數(shù)據(jù)通信、本地服務(wù)和視頻娛樂(lè)功能的高端汽車(chē)信息娛樂(lè)系統(tǒng)需要高性能的可編程處理技術(shù)支持,將FPGA協(xié)處理器整合進(jìn)主流汽車(chē)信息通訊系統(tǒng)架構(gòu)是最理想的解決方案。本文提出了汽車(chē)娛樂(lè)系統(tǒng)的要求,討論了主流系統(tǒng)
  • 關(guān)鍵字: FPGA  協(xié)處理器  汽車(chē)信息娛樂(lè)  通訊系統(tǒng)    

直接擴(kuò)頻通信同步系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:對(duì)直接擴(kuò)頻通信同步系統(tǒng)進(jìn)行了研究,使用PN碼作為擴(kuò)頻序列,利用其良好的自相關(guān)性,提出一種新式的滑動(dòng)相關(guān)法使收發(fā)端同步,并給出該系統(tǒng)的FPGA實(shí)現(xiàn)方法。利用ISE 10.1開(kāi)發(fā)軟件仿真驗(yàn)證,證明此方法可以提高運(yùn)
  • 關(guān)鍵字: FPGA  通信  擴(kuò)頻  滑動(dòng)  相關(guān)  實(shí)現(xiàn)  系統(tǒng)  同步  直接  設(shè)計(jì)  

Kintex-7 FPGA:KC705評(píng)估開(kāi)發(fā)方案

  • Xilinx公司的7系列FPGA包括Artix-7,Kintex-7 和Virtex-7 三個(gè)系列。具有超高端連接帶寬,邏輯容量和信號(hào)完整性,提供低成本,小型尺寸和大容量的要求嚴(yán)格的高性能應(yīng)用。其中,Kintex-7 FPGA具有較高的性價(jià)比,其所組
  • 關(guān)鍵字: Kintex  FPGA  705  KC    

FPGA的機(jī)載合成孔徑雷達(dá)數(shù)字信號(hào)處理機(jī)接口板卡的

  • 機(jī)載合成孔徑雷達(dá)(Synthetic Aperture Radar,簡(jiǎn)稱(chēng)SAR)是以“合成孔徑”原理和脈沖壓縮技術(shù)為理論基礎(chǔ),以高速數(shù)字處理和精確運(yùn)動(dòng)補(bǔ)償為前提條件的高分辨率成像雷達(dá)#65377;對(duì)于機(jī)載合成孔徑雷達(dá)成像處理來(lái)講
  • 關(guān)鍵字: FPGA  機(jī)載  合成孔徑  雷達(dá)數(shù)字    

基于FPGA的多路脈沖重復(fù)頻率跟蹤器

  • 隨著高科技的迅速發(fā)展,現(xiàn)代戰(zhàn)爭(zhēng)已經(jīng)不僅是傳統(tǒng)意義戰(zhàn)場(chǎng)上的較量,電子戰(zhàn)已經(jīng)成為決定戰(zhàn)爭(zhēng)勝負(fù)的重要因素之一#65377;反輻射導(dǎo)彈在電子戰(zhàn)中扮演著重要的角色,它在戰(zhàn)爭(zhēng)中可以有效地壓制或摧毀敵方武器系統(tǒng)中的雷達(dá),使敵
  • 關(guān)鍵字: FPGA  多路  脈沖  頻率跟蹤器    

Altera Cyclone IV GX系列FPGA開(kāi)發(fā)方案

  • Altera 公司的Cyclone IV 系列FPGA包括兩個(gè)系列:Cyclone IV E和Cyclone IV GX,具有低成本、低功耗的FPGA 架構(gòu),6 K 到150 K 的邏輯單元,高達(dá)6.3 Mb 的嵌入式存儲(chǔ)器,小于1.5 W 的總功耗;Cyclone IV GX 器件提供高達(dá)八個(gè)
  • 關(guān)鍵字: Cyclone  Altera  FPGA  IV    

Lattice ECP3 FPGA評(píng)估板解決方案

  • Lattice公司的LatticeECP3 FPGA系列可提供高性能特性如增強(qiáng)的DSP架構(gòu),高速SERDES和高速源同步接口。LatticeECP3采用65nm技術(shù),查找表(LUT)高達(dá)149k邏輯單元,支持高達(dá)486個(gè)用戶I/O,提供高達(dá)320個(gè)18times;18乘法器
  • 關(guān)鍵字: Lattice  ECP3  FPGA  評(píng)估板    

Linux基礎(chǔ)架構(gòu)在晶心平臺(tái)上的移植研究

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: FPGA  Linux  基礎(chǔ)架構(gòu)  

如何分配FPGA管腳

  • 在芯片的研發(fā)環(huán)節(jié),F(xiàn)PGA 驗(yàn)證是其中的重要的組成部分,如何有效的利用 FPGA 的資源,管腳分配也是必須考慮的一個(gè)重要問(wèn)題。一般較好的方法是在綜合過(guò)程中通過(guò)時(shí)序的一些約束讓對(duì)應(yīng)的工具自動(dòng)分配,但是從研發(fā)的時(shí)間
  • 關(guān)鍵字: FPGA  分配  管腳    

基于FPGA的CORBA通信系統(tǒng)設(shè)計(jì)方案

  • 0 引言自1992年Jeo Mitola中提出了軟件無(wú)線電(Software Defined Radio,SDR)的概念以來(lái),有許多公司和團(tuán)體致力于SDR的研究和開(kāi)發(fā),并取得了一定成果。但由于沒(méi)有統(tǒng)一的標(biāo)準(zhǔn),各研發(fā)單位采用各自不同的解決方案和實(shí)現(xiàn)
  • 關(guān)鍵字: CORBA  FPGA  通信系統(tǒng)  設(shè)計(jì)方案    

ZYNQ嵌入式處理器FPGA單芯片方案的特點(diǎn)及應(yīng)用

  • 引言全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思(Xilinx)公司今年的市場(chǎng)重點(diǎn)是28nm的7系列產(chǎn)品及Zynq。不久前,Xilinx公司才宣布開(kāi)始向客戶出貨首款 Zynq可擴(kuò)展處理平臺(tái)(EPP)。那么,Zynq是什么樣的產(chǎn)品?為何Xilinx稱(chēng)“Zynq
  • 關(guān)鍵字: ZYNQ  FPGA  嵌入式處理器  單芯片    

選用FPGA和完整的IP解決方案優(yōu)化電氣架構(gòu)設(shè)計(jì)

  • 過(guò)去十年來(lái),車(chē)載網(wǎng)絡(luò)架構(gòu)變得越來(lái)越復(fù)雜。雖然車(chē)載網(wǎng)絡(luò)協(xié)議的數(shù)量有所減少,但實(shí)際部署的網(wǎng)絡(luò)數(shù)量卻有顯著增加。這就提出了網(wǎng)絡(luò)架構(gòu)的可縮放性問(wèn)題,并且要求為滿足各種應(yīng)用和網(wǎng)絡(luò)的實(shí)際需要而優(yōu)化半導(dǎo)體器件。FPGA
  • 關(guān)鍵字: FPGA  方案  電氣  架構(gòu)設(shè)計(jì)    

在低端FPGA中實(shí)現(xiàn)LVDS接口設(shè)計(jì)中的DPA功能

  • 在FPGA中,動(dòng)態(tài)相位調(diào)整(DPA)主要是實(shí)現(xiàn)LVDS接口接收時(shí)對(duì)時(shí)鐘和數(shù)據(jù)通道的相位補(bǔ)償,以達(dá)到正確接收的目的。ALTERA的高端FPGA,如STRATIX(r) 系列中自帶有DPA電路,但低端的FPGA,如CYCLONE(r)系列中是沒(méi)有的。本文主
  • 關(guān)鍵字: FPGA  LVDS  DPA  低端    
共6387條 230/426 |‹ « 228 229 230 231 232 233 234 235 236 237 » ›|

avant fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條avant fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473