首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 鎖相環(huán)

采用VHDL設計的全數(shù)字鎖相環(huán)電路設計

  • 摘要:敘述了全數(shù)字鎖相環(huán)的工作原理,提出了應用VHDL 技術(shù)設計全數(shù)字鎖相環(huán)的方法,并用復雜可編程邏輯器件CPLD 予以實現(xiàn),給出了系統(tǒng)主要模塊的設計過程和仿真結(jié)果。0  引言全數(shù)字鎖相環(huán)(DPLL) 由于避免了模擬鎖相環(huán)存
  • 關(guān)鍵字: VHDL  全數(shù)字  電路設計  鎖相環(huán)    

MAX9382在鎖相環(huán)中的應用

  • 該應用筆記討論了鑒頻鑒相器的指標對鎖相環(huán)(PLL)死區(qū)及抖動性能的影響。在使用電荷泵環(huán)路濾波的PLL設計中,通過產(chǎn)生具有最小脈寬的鑒相輸出脈沖,可以減輕PLL的死區(qū)效應和相關(guān)的鎖相環(huán)抖動。 鎖相環(huán)廣泛用于電信行業(yè)
  • 關(guān)鍵字: 9382  MAX  鎖相環(huán)  中的應用    

鎖相環(huán)相位噪聲與環(huán)路帶寬的關(guān)系分析

  • 0 引 言
    電荷泵鎖相環(huán)是閉環(huán)系統(tǒng),系統(tǒng)各個部分都是一個噪聲源,各部分噪聲的大小不僅與電路本身有關(guān),而且還與環(huán)路帶寬等因素有關(guān)。因此,設計時必須分析其各頻率范圍內(nèi)噪聲源影響力的大小,權(quán)衡確定環(huán)路帶寬與
  • 關(guān)鍵字: 鎖相環(huán)  環(huán)路帶寬  分析  相位噪聲    

語音/文字短信無線發(fā)射機設計

  • 1.系統(tǒng)組成
    語音/文字短信無線發(fā)射機的系統(tǒng)方框圖如圖1所示,由集成電路MC1648、MC145152、MC12022、低通濾波器和晶振構(gòu)成鎖相環(huán)頻率合成器、音頻處理器、數(shù)據(jù)編碼器、AT89S52單片機、按鍵、128×64點陣型LCD等部分
  • 關(guān)鍵字: 發(fā)射機  設計  無線  短信  文字  語音  無線電發(fā)射機  鎖相環(huán)  編碼器  單片機  

鎖相環(huán)頻率合成器的方案研究

  • 本文用鎖相環(huán)頻率合成器專用芯片MC145152及其外圍電路設計了909~915 MHz步進25 kHz的頻率合成器,該頻率合成器具有較低的相位噪聲、很高的頻率穩(wěn)定度,大大促進了數(shù)字鎖相頻率合成器集成化程度的提高和體積的縮小,滿足了通信設備的高集成度和超小型化的要求,特別適合某些特殊場合的應用。

  • 關(guān)鍵字: 鎖相環(huán)  頻率合成器  方案    

全數(shù)字鎖相環(huán)的設計及分析

  •   1 引 言  鎖相環(huán)是一種能使輸出信號在頻率和相位上與輸入信號同步的電路,即系統(tǒng)進入鎖定狀態(tài)(或同步狀態(tài))后,震蕩器的輸出信號與系統(tǒng)輸入信號之間相差為零,或者保持為常數(shù)。傳統(tǒng)的鎖相環(huán)各個部件都是由模擬電
  • 關(guān)鍵字: 全數(shù)字  分析  鎖相環(huán)    

基于FPGA的全數(shù)字鎖相環(huán)的設計

  • 簡單介紹了全數(shù)字鎖相環(huán)(ADPLL)的結(jié)構(gòu)和工作原理,提出一種在FPGA的基礎(chǔ)上可增大全數(shù)字鎖相環(huán)同步范圍的設計方法,并給出了部分verilog HDL設計程序的代碼和仿真波形。
  • 關(guān)鍵字: FPGA  全數(shù)字  鎖相環(huán)    

超寬帶雷達信號電路的設計與實現(xiàn)

  • 摘要: 介紹了一種超寬帶雷達信號波形產(chǎn)生器的設計與實現(xiàn),信號由DDS+PLL+混頻器產(chǎn)生。該產(chǎn)生器采用高性能數(shù)字鎖相環(huán)芯片Q3236、壓控振蕩器Q3500-0916T和混頻器IAM-81008構(gòu)成核心單元,利用新型低頻和超帶寬帶通濾波器完成超寬帶雷達信號。這種超寬帶雷達信號的實現(xiàn)對提高現(xiàn)有雷達的性能以及研制新一代高性能雷達都具有重要意義。 關(guān)鍵詞: 超寬帶 直接數(shù)字合成 鎖相環(huán) 混頻器 濾波器   雷達是對遠距離目標進行無線電探測、定位、測軌和識別的電子設備,無論對軍用還是對民用,都占據(jù)重要位
  • 關(guān)鍵字: 超寬帶  直接數(shù)字合成  鎖相環(huán)  混頻器  濾波器  

Maxim推出基于晶體的鎖相環(huán)300MHz至450MHz ASK/FSK發(fā)送器

  •   Maxim推出基于晶體的鎖相環(huán)(PLL) VHF/UHF發(fā)送器MAX7057,能夠在較寬的頻率范圍內(nèi)發(fā)送OOK/ASK/FSK數(shù)據(jù)。器件配合適當?shù)木w頻率,可以發(fā)送300MHz至450MHz范圍內(nèi)的任何信號,并能夠以高達100kbps的速率發(fā)送NRZ碼(50kbps曼徹斯特碼)。   MAX7057集成了可編程分數(shù)N PLL合成器和寬帶VCO,因而具有極大的靈活性。此外,還可以設置內(nèi)部電容,實現(xiàn)功率放大器(PA)與天線之間的阻抗匹配。這種拓撲結(jié)構(gòu)可確保多個工作頻率下的高效率傳輸,從而使MAX7057
  • 關(guān)鍵字: Maxim  PLL  鎖相環(huán)  發(fā)送器  

應用于鎖相環(huán)的脈寬調(diào)整電路的設計

  • 近年來誕生了許多種類的脈寬調(diào)整電路。這些電路大致可以分為以下三類:第一類最為簡單,即采用2分頻器產(chǎn)生占空比為50%的時鐘,2分頻器并不是專為調(diào)整占空比而采用的,但的確達到了這一需求;第二類通過負反饋機制,采用數(shù)字或模擬控制,調(diào)整信號占空比,這類電路最主要考慮的是系統(tǒng)穩(wěn)定性;最后一種是采用復雜數(shù)字算法的占空比調(diào)整電路,其實現(xiàn)相對比較復雜。因此本文主要分析設計前兩種類型的脈寬調(diào)整電路。
  • 關(guān)鍵字: 應用于  鎖相環(huán)  脈寬  調(diào)整電路    

連續(xù)時間Sigma-Delta模/數(shù)轉(zhuǎn)換器(下)

  • 連續(xù)時間SD調(diào)制器   第一枚獲業(yè)界公認的SD調(diào)制器誕生于1962年,而它事實上是采用了CT電路。此后,利用CT電路來實現(xiàn)SD調(diào)制器便愈來愈普遍,但當開關(guān)電容器(SC)電路面世后,大部分的SD調(diào)制器都改以DT環(huán)路濾波器來實現(xiàn)。SC電路之所以受歡迎,原因是它不會受信號波形特性的影響。此外,SC積分器的時間常數(shù)可隨著采樣頻率而調(diào)整,從而提高系統(tǒng)的靈活性??墒?,其后CTΣΔ調(diào)制器又因其某些優(yōu)點而重新受到注視,例如是它采用較低功耗的積分放大器,以及內(nèi)置有采樣輸入模/數(shù)轉(zhuǎn)換器沒有的抗混疊濾
  • 關(guān)鍵字: 轉(zhuǎn)換器  CTΣΔ調(diào)制器  鎖相環(huán)  采樣時鐘  NI  200806  

Maxim推出晶體的鎖相環(huán)VHF/UHF發(fā)送器MAX7058

  •   Maxim推出基于晶體的鎖相環(huán)(PLL) VHF/UHF發(fā)送器MAX7058,能夠在315MHz或390MHz下發(fā)送OOK/ASK/FSK數(shù)據(jù)。該器件采用單個15MHz晶體,能夠支持315MHz/390MHz之間的切換工作,采用不同頻率的晶體可以使器件工作在300MHz至450MHz范圍內(nèi)的任意2個頻率下。MAX7058集成了具有內(nèi)部調(diào)諧電容的多頻率VCO,可將功率放大器(PA)的阻抗設置到與天線相匹配的值,從而提高了靈活性。該架構(gòu)保證了多個工作頻率下的高效傳輸,因而使MAX7058成為家庭安全系統(tǒng)、
  • 關(guān)鍵字: Maxim  鎖相環(huán)  VHF/UHF  發(fā)送器  

關(guān)于DVD與高速串行總線抖動測量技術(shù)

選擇和表征鎖相環(huán)在定時和相位控制中的應用

  •   鎖相環(huán)(PLL)廣泛應用于無線通信,在基站中的主要用途是為發(fā)射器和接收器中的上變頻和下變頻電路提供一個穩(wěn)定的、低噪聲的射頻(RF)本地振蕩器(LO)。鑒于PLL本身的性能,它還可以用于控制其他許多電路中時鐘信號的定時,而且在某些應用中,如果使用得當可以代替價格較貴的定時芯片。   大多數(shù)高速數(shù)字電路的設計工程師會在注重相位的應用中選擇很貴的定時芯片,因為通常都是對限定頻率范圍(通常是適合SONET/SDH頻率的線路速率)粗略地表征定時指標。相比之下,PLL器件通常覆蓋了很寬的頻率范圍,而且在相位控制
  • 關(guān)鍵字: 鎖相環(huán)  PLL    
共107條 6/8 |‹ « 1 2 3 4 5 6 7 8 »

鎖相環(huán)介紹

能使受控振蕩器的頻率和相位均與輸入信號保持確定關(guān)系的閉環(huán)電子電路。鎖相環(huán)的基本結(jié)構(gòu)如圖1,其中鑒相器用來鑒別輸入信號ui與輸出信號u0之間的相位差,并輸出誤差電壓ud。ud中的噪聲和干擾成分被低通性質(zhì)的環(huán)路濾波器濾除,形成壓控振蕩器(VCO)的控制電壓uC。uC作用于壓控振蕩器的結(jié)果是把它的輸出振蕩頻率f0拉向環(huán)路輸入信號頻率fi,當二者相等時,環(huán)路被鎖定,稱為入鎖。維持鎖定的直流控制電壓由鑒相器 [ 查看詳細 ]
關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473