系統(tǒng)程序/嵌入式系統(tǒng) 文章 進入系統(tǒng)程序/嵌入式系統(tǒng)技術社區(qū)
基于VHDL語言的IP核驗證
- 引言 在IC(integrated circuit.集成電路)發(fā)展到超大規(guī)模階段的今天,基于IP(Intellectual Property,知識產權)核的IC設計及其再利用是保證SoC(system onchip,片上系統(tǒng))開發(fā)效率和質量的重要手段。如果能對IP核進行驗證、測試和集成.就可以加速SoC的設計,而這需要從以下5個方面進行考慮。 代碼純化.指在代碼設計中及完成后進行自定義的、IEEE標準的、設計重用的、可綜合性和可測試性等方面的規(guī)則檢查;
- 關鍵字: IP核 VHDL語言 單片機 嵌入式系統(tǒng) 驗證
現實標準和32位MCU
- 當為下一代控制應用選擇32位MCU時,必須考慮一點,就是面對某一實際的應用,不同供應商的處理器雖然在數據手冊上看起來或多或少有些相似,但實際上是非常不同的。雖然數據手冊中的規(guī)范和Dhrystone(處理器整型數計算能力)MIPS處理能力給出了一個粗略的評估標準,但必須考慮得更深入以保證MCU有足夠的吞吐量和過載余量來滿足當前和未來的應用需求。 運行編譯EEMBC汽車標準代碼的測試結果顯示:看起來類似的三款MCU實際性能差別很大 例如,價格低廉、基于ARM的MCU一
- 關鍵字: 32位 MCU 單片機 嵌入式系統(tǒng) 現實標準
基于IP核的FPGA設計方法
- 前 言 幾年前設計專用集成電路(ASIC) 還是少數集成電路設計工程師的事, 隨著硅的集成度不斷提高,百萬門的ASIC 已不難實現, 系統(tǒng)制造公司的設計人員正越來越多地采用ASIC 技術集成系統(tǒng)級功能(System L evel In tegrete - SL I) , 或稱片上系統(tǒng)(System on a ch ip ) , 但ASIC 設計能力跟不上制造能力的矛盾也日益突出。現在設計人員已不必全部用邏輯門去設計ASIC, 類似于用集成電路( IC) 芯片在印制板上的設計,ASIC 設計人員可以應用等
- 關鍵字: ASIC CPLD FPGA IP 單片機 嵌入式系統(tǒng)
Linux嵌入式系統(tǒng)與硬件平臺的關系
- 一、嵌入式系統(tǒng)設計方法變化的背景 嵌入式系統(tǒng)設計方法的演化總的來說是因為應用需求的牽引和IT技術的推動。 隨著微電子技術的不斷創(chuàng)新和發(fā)展,大規(guī)模集成電路的集成度和工藝水平不斷提高。硅材料與人類智慧的結合,生產出大批量的低成本、高可靠性和高精度的微電子結構模塊,推動了一個全新的技術領域和產業(yè)的發(fā)展。在此基礎上發(fā)展起來的器件可編程思想和微處理(器)技術可以用軟件來
- 關鍵字: Linux 嵌入式系統(tǒng)
Montavista linux pro 4.0嵌入式方案
- MontaVista 軟件公司是一個世界領先的智能設備和相應基礎部件的系統(tǒng)軟件供應商。MontaVista以提供基于GNU/linux的開放源碼軟件解決方案來推動嵌入式系統(tǒng)革命。它由實時操作系統(tǒng)(RTOS)的倡導者James Ready在1999年創(chuàng)立。MontaVista提供的MontaVista Linux家族系列產品滿足了廣泛的軟件開發(fā)商的需要,包含從通信基礎設施到消費電子的應用。MontaVista發(fā)布的多種MontaVista Linux版本包括-專業(yè)版(Professional Edition
- 關鍵字: linux Montavista 單片機 嵌入式系統(tǒng)
基于并行流水線結構的可重配FIR濾波器的FPGA實現
- 1 并行流水結構FIR的原理 在用FPGA或專用集成電路實現數字信號處理算法時,計算速度和芯片面積是兩個相互制約的主要問題。實際應用FIR濾波器時,要獲得良好的濾波效果,濾波器的階數可能會顯著增加,有時可能會多達幾百階。因此,有必要在性能和實現復雜性之間做出選擇,也就是選擇不同的濾波器實現結構。這里運用并行流水線結構來實現速度和硬件面積之間的互換和折衷。 在關鍵路徑插入寄存器的流水線結構是提高系統(tǒng)吞吐率的一項強大的實現技術,并且不需要大量重復設置硬件。流水線的類型主要分為兩種:算術流水線和指令流水線
- 關鍵字: FIR濾波器 FPGA 并行流水線 單片機 可重配 嵌入式系統(tǒng)
嵌入式系統(tǒng)中LCD驅動的實現原理
- 結合三星公司ARM9系列嵌入式處理器S3C2410,講解如何進行LCD驅動程序模塊化編程及如何將驅動程序靜態(tài)加載進系統(tǒng)內核。 LCD(液晶顯示)模塊滿足了嵌入式系統(tǒng)日益提高的要求,它可以顯示漢字、字符和圖形,同時還具有低壓、低功耗、體積小、重量輕和超薄等很多優(yōu)點。隨著嵌入式系統(tǒng)的應用越來越廣泛,功能也越來越強大,對系統(tǒng)中的人機界面的要求也越來越高,在應用需求的驅使下,許多工作在Linux下的圖形界面軟件包的開發(fā)和移植工作中都涉及到底層LCD驅動的開發(fā)問題。因此在嵌入式系統(tǒng)中開發(fā)LCD驅動
- 關鍵字: LCD驅動 嵌入式系統(tǒng) 液晶顯示 LCD
ROHM開發(fā)出單片MP3解碼器LSI
- ROHM最近開發(fā)出將USB存儲器/SD存儲卡HOST功能、MP3聲頻解碼器功能、系統(tǒng)控制功能集成于單芯片上的『BU9435KV』型LSI,屬業(yè)界首創(chuàng)。這種LSI是適于CD盒式收錄機、小型組合音響、汽車音響、時鐘收音機等音響設備使用的產品。這種『BU9435KV』型LSI能夠自動查找USB存儲器和SD存儲卡等存儲介質內的MP3文件,并很簡單地播放出堪與CD媲美的高音質音樂來。 這種新產品『BU9435KV』從2007年3月開始供應樣品(樣品價格:約人民幣200元);從2007年4月開始以月產30萬支的規(guī)模大
- 關鍵字: LSI MP3解碼器 ROHM 單片機 嵌入式系統(tǒng) 消費電子 消費電子
半導體制程微細化技術再突破 從65nm到45nm的微觀神話
- 半導體制程微細化趨勢1965年Intel創(chuàng)始人Moore提出“隨著芯片電路復雜度提升,芯片數目必將增加,每一芯片成本將每年減少一半”的規(guī)律之后,半導體微細化制程技術日新月異,結構尺寸從微米推向深亞微米,進而邁入納米時代。半導體制程微細化趨勢也改變了產業(yè)的成本結構,10年前IC設計產業(yè)投入線路設計與掩膜制程的費用,僅占總體成本的13%,半導體生產制造成本約占87%。自2003年進入深亞微米制程后,IC線路設計及掩膜成本便大幅提升到62%。當芯片結構體尺寸小于100納米時,光學光刻技術便面臨技術關鍵:硅晶制程
- 關鍵字: 0704_A 半導體 單片機 電源技術 模擬技術 嵌入式系統(tǒng) 消費電子 雜志_技術長廊 IC 制造制程 消費電子
音頻信號采集與AGC算法的DSP實現
- 摘要: 在DSP與音頻芯片的良好硬件構架上,對輸入的音頻信號做 AGC算法處理——大音頻信號自動壓縮,小音頻信號自動提升,解決了不同節(jié)目音頻不均的問題。關鍵詞: TMS320VC5402;TLV320AIC23;MCBSP;AGC 引言電臺等由于其自辦頻道的廣告、新聞、廣播劇、歌曲和轉播節(jié)目等音頻信號電平大小不一,導致節(jié)目播出時,音頻信號忽大忽小,嚴重影響用戶的收聽效果。在轉播時,由于傳輸距離等原因,在信號的輸出端也存在信號大小不一的現象。過去,對大音頻信號采用限幅方式,即對大信號進
- 關鍵字: 0704_A AGC MCBSP TLV320AIC23 TMS320VC5402 單片機 嵌入式系統(tǒng) 雜志_設計天地
基于ARM的FPGA加載配置實現
- 引言 基于SRAM工藝FPGA在每次上電后需要進行配置,通常情況下FPGA的配置文件由片外專用的EPROM來加載。這種傳統(tǒng)配置方式是在FPGA的功能相對穩(wěn)定的情況下采用的。在系統(tǒng)設計要求配置速度高、容量大、以及遠程升級時,這種方法就顯得很不實際也不方便。本文介紹了通過ARM對可編程器件進行配置的的設計和實現。 1 配置原理與方式 1.1 配置原理 在FPGA正常工作時,配置數據存儲在SRAM單元中,這個SRAM單元也被稱為配置存儲(Configuration RAM)。由于SRAM是易失性的存
- 關鍵字: ARM FPGA 單片機 配置 嵌入式系統(tǒng)
AMI推出推出單芯片LIN收發(fā)器和穩(wěn)壓器IC
- AMI Semiconductor (AMIS)宣布推出一種新型器件,將LIN(局域互聯網絡)收發(fā)器和穩(wěn)壓器功能集成于一個單一的低功耗、混合信號芯片上。具有高集成度的AMIS-40615和AMIS-40616,讓汽車設計工程師可以在提高可靠性同時實現減少組件數量、降低功耗、減少基于LIN的車內網絡(IVN) 應用的成本。 AMIS-40615和AMIS-40616是小型器件,分別提供對3.3V和5.0V電壓的控制,設計連接LIN協議控制器和物理總線。集成的LIN收發(fā)器提供20kbaud的傳輸速率
- 關鍵字: AMI LIN 單片機 嵌入式系統(tǒng) 收發(fā)器 穩(wěn)壓器
Cadence發(fā)布Cadence Encounter數字IC設計平臺最新版
- Cadence設計系統(tǒng)公司發(fā)布Cadence Encounter® 數字IC設計平臺的最新軟件版本,增加了業(yè)內領先的功能特性,包括全芯片優(yōu)化、面向65納米及以下工藝的超大規(guī)模混合信號設計支持,具有對角布線能力的Encounter X Interconnect Option,以及之前已經公布支持的基于Si2通用功率格式(CPF)1.0版本的低功耗設計。新平臺提供了L、XL和GXL三種配置,為先進半導體設計提供更佳的易用性,更短的設計時間以及更高的性能。 “最新版本Encounter平臺的發(fā)
- 關鍵字: Cadence IC設計 單片機 嵌入式系統(tǒng) EDA IC設計
Tensilica獲ByteTools JTAG仿真器支持
- ByteTools和Tensilica 公司今天共同宣布,Tensilica Diamond標準內核和Xtensa可配置處理器內核的所有客戶可以開始獲得ByteTools公司為Tensilica設計的低成本Catapult JTAG probe。用戶不需要安裝任何額外的軟件,只需采用Tensilica 提供的軟件開發(fā)工具,既可使用Catapult Probe。Catapult Probe 的接口是標準的XOCD 14
- 關鍵字: JTAG Tensilica 單片機 嵌入式系統(tǒng) 測試測量
基于SYSTEM C的FPGA設計方法
- 一、概述 隨著VLSI的集成度越來越高,設計也越趨復雜。一個系統(tǒng)的設計往往不僅需要硬件設計人員的參與,也需要有軟件設計人員的參與。軟件設計人員與硬件設計人員之間的相互協調就變的格外重要,它直接關系到工作的效率以及整個系統(tǒng)設計的成敗。傳統(tǒng)的設計方法沒有使軟件設計工作與硬件設計工作協調一致,而是將兩者的工作割裂開來。軟件算法的設計人員在系統(tǒng)設計后期不能為硬件設計人員的設計提供任何的幫助。同時現在有些大規(guī)模集成電路設計中往往帶有DSP Core或其它CPU Core。這些都使得單
- 關鍵字: C FPGA SYSTEM 單片機 嵌入式系統(tǒng)
系統(tǒng)程序/嵌入式系統(tǒng)介紹
您好,目前還沒有人創(chuàng)建詞條系統(tǒng)程序/嵌入式系統(tǒng)!
歡迎您創(chuàng)建該詞條,闡述對系統(tǒng)程序/嵌入式系統(tǒng)的理解,并與今后在此搜索系統(tǒng)程序/嵌入式系統(tǒng)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對系統(tǒng)程序/嵌入式系統(tǒng)的理解,并與今后在此搜索系統(tǒng)程序/嵌入式系統(tǒng)的朋友們分享。 創(chuàng)建詞條