首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 可重配

基于并行流水線結構的可重配FIR濾波器的FPGA實現(xiàn)

  • 1 并行流水結構FIR的原理 在用FPGA或?qū)S眉呻娐穼崿F(xiàn)數(shù)字信號處理算法時,計算速度和芯片面積是兩個相互制約的主要問題。實際應用FIR濾波器時,要獲得良好的濾波效果,濾波器的階數(shù)可能會顯著增加,有時可能會多達幾百階。因此,有必要在性能和實現(xiàn)復雜性之間做出選擇,也就是選擇不同的濾波器實現(xiàn)結構。這里運用并行流水線結構來實現(xiàn)速度和硬件面積之間的互換和折衷。 在關鍵路徑插入寄存器的流水線結構是提高系統(tǒng)吞吐率的一項強大的實現(xiàn)技術,并且不需要大量重復設置硬件。流水線的類型主要分為兩種:算術流水線和指令流水線
  • 關鍵字: FIR濾波器  FPGA  并行流水線  單片機  可重配  嵌入式系統(tǒng)  
共1條 1/1 1

可重配介紹

您好,目前還沒有人創(chuàng)建詞條可重配!
歡迎您創(chuàng)建該詞條,闡述對可重配的理解,并與今后在此搜索可重配的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473