首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga

Xilinx FPGA的功耗優(yōu)化設計

  • 對于FPGA來說,設計人員可以充分利用其可編程能力以及相關的工具來準確估算功耗,然后再通過優(yōu)化技術來使FPGA設計以及相應的PCB板在功率方面效率更高。
    靜態(tài)和動態(tài)功耗及其變化在90nm工藝時,電流泄漏問題對ASIC和
  • 關鍵字: 設計  優(yōu)化  功耗  FPGA  Xilinx  

如何定義RFID標簽和讀卡器

  • 作為在供應鏈上跟蹤產品的一種手段,RFID在訪問控制和越來越多的傳統(tǒng)應用(如售票)中迅速得到采用。RFID系統(tǒng)一...
  • 關鍵字: RFID  標簽  讀卡器  TCP/IP  FPGA  

Xilinx推出ISE設計套件11.1版本

  •   全球可編程邏輯解決方案領導廠商賽靈思公司今天宣布正式推出ISE® 設計套件11.1版本(ISE® Design Suite 11.1)。這一FPGA設計解決方案在業(yè)界率先為邏輯、數(shù)字信號處理、嵌入式處理以及系統(tǒng)級設計提供了完全可互操作的領域專用設計流程和工具配置。 該新版本為面向多種市場和應用的基于FPGA的片上系統(tǒng)解決方案提供了更簡單、更智能的設計方法。賽靈思公司致力于為設計人員提供目標設計平臺,而ISE 設計套件 11.1版本的推出是一個重要的里程碑。   為更好地滿足當前異常多
  • 關鍵字: Xilinx  FPGA  嵌入式  

賽靈思ISE 11.1 量身打造四種工具流程

  • 隨著Xilinx?ISE?設計套件11.1的推出,賽靈思在優(yōu)化設計方法、更好地滿足不同技能客戶的多樣化需求,以...
  • 關鍵字: 邏輯設計  賽靈思  嵌入式  DSP  FPGA  Xilinx  ISE  

基于FPGA和LVDS技術的光纜傳輸技術

  • 為了解決彈上記錄器和地面測試臺之間高速數(shù)據(jù)流遠距離傳輸問題,提出一種利用低電壓差分信號(LVDS)接口器件實現(xiàn)數(shù)據(jù)遠距離傳輸?shù)脑O計方案。實驗證明該方案傳輸速度達到20 Mh/s,傳輸距離達到300 m,傳輸速度和傳輸距離得到顯著提高。該優(yōu)秀的長線傳輸技術已成功應用于在某項目中。
  • 關鍵字: FPGA  LVDS  光纜  傳輸技術    

LEON2應用于數(shù)字機頂盒CPU的FPGA仿真

  • 摘 要:采用免費軟核LEON2作為數(shù)字機頂盒的CPU可以降低產品成本。為了使LEON2軟核能更快更好地應用于數(shù)字機頂盒,選擇先在FPGA開發(fā)板上建立基于LEON2處理器的一個原型,通過這個原型對硬件性能進行仿真,并且還可以在
  • 關鍵字: LEON2  FPGA  CPU  應用于    

FPGA引腳信號指配的幾個原則

  • 現(xiàn)在的FPGA正變得越來越復雜,向引腳分配信號的任務曾經很簡單,現(xiàn)在也變得相當繁復。下面這些用于向多用途引腳...
  • 關鍵字: 引腳信號指配  FPGA  單極信號  

采用創(chuàng)新降耗技術應對FPGA靜態(tài)和動態(tài)功耗的挑戰(zhàn)

  • 傳統(tǒng)上,數(shù)字邏輯并不耗費大量靜態(tài)功耗,但隨著工藝節(jié)點的不斷精微,這一情況在發(fā)生顯著變化。現(xiàn)在,隨著工藝尺度的...
  • 關鍵字: FPGA  動態(tài)功耗  動態(tài)功耗  Stratix  

利用低成本FPGA設計下一代游戲控制臺

  • 游戲控制臺設計者必須在實現(xiàn)系統(tǒng)的多功能、可靠性和低成本之間尋找平衡。市場壓力經常迫使最初的控制臺價格...
  • 關鍵字: FPGA  游戲控制臺  DSP  

基于Verilog的FPGA與USB 2.0高速接口設計

  • 0 引 言
    USB(通用串行總線)是英特爾、微軟、IBM、康柏等公司1994年聯(lián)合制定的一種通用串行總線規(guī)范,它具有數(shù)據(jù)傳輸速度快,成本低,可靠性高,支持即插即用和熱插拔等優(yōu)點,迅速得到廣泛應用。
    在高速的數(shù)
  • 關鍵字: Verilog  FPGA  USB  高速接口    

基于FPGA的UART模塊的設計

  • 0 引 言
    在計算機的數(shù)據(jù)通信中,外設一般不能與計算機直接相連,它們之間的信息交換主要存在以下問題:
    (1)速度不匹配。外設的工作速度和計算機的工作速度不一樣,而且外設之間的工作速度差異也比較大。
  • 關鍵字: FPGA  UART  模塊    

基于FPGA的LVDS高速差分板間接口應用

  • 隨著ADC器件速率的提高以及FPGA、DSP器件運算速度的提升,高速AD和信號處理系統(tǒng)之間需要進行高速、穩(wěn)定的數(shù)據(jù)傳輸,原來廣泛應用CPCI以及FDPD高速總線的帶寬已經無法滿足寬帶接收機的數(shù)據(jù)傳輸速率要求,成為影響接收機性能的新瓶頸。針對這一情況,提出了一種基于LVDS差分接口的DDR傳輸接口,解決了這一瓶頸,并且在實際硬件平臺上進行了FPGA實現(xiàn),達到了18.4 Gbit/s的接口速率。
  • 關鍵字: FPGA  LVDS  差分板  接口應用    

步進電機控制器的FPGA實現(xiàn)

  • O 引 言
    隨著步進電機廣泛地應用于數(shù)字控制系統(tǒng)中作為伺服元件,步進電機在實時性和靈活性等性能上的要求越來越高。那么如何靈活、有效地控制步進電機的運轉成為研究的主要方向。這里采用現(xiàn)場可編程邏輯門陣列(
  • 關鍵字: FPGA  步進電機  控制器    

基于FPGA的圖像采集模塊的設計

  • 針對傳統(tǒng)的PCI圖像采集卡的弊端,采用OV7620和Cyclone系列FPGA設計了適用于便攜式嵌入式系統(tǒng)的圖像采集模塊。該模塊采用“乒乓模式”設計思想,具有8 Mbit的高速緩存空間,并利用嵌入式邏輯分析儀對原始圖像數(shù)據(jù)的采集和緩存。系統(tǒng)實現(xiàn)圖像原始數(shù)據(jù)的采集和緩存,保證圖像數(shù)據(jù)的連續(xù)和完整性,該系統(tǒng)外部接口電路簡單,便于使用和移植,具有體積小、功耗低、速度快等優(yōu)點,可應用于便攜式設備的圖像采集。
  • 關鍵字: FPGA  圖像采集  模塊    

基于ARM和FPGA的高速高空數(shù)據(jù)采集系統(tǒng)的實現(xiàn)

共6384條 359/426 |‹ « 357 358 359 360 361 362 363 364 365 366 » ›|

fpga介紹

您好,目前還沒有人創(chuàng)建詞條 fpga!
歡迎您創(chuàng)建該詞條,闡述對 fpga的理解,并與今后在此搜索 fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473