新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于Xtensa的ASIP開發(fā)流程研究

基于Xtensa的ASIP開發(fā)流程研究

作者:徐欣鋒 中國科學(xué)院微電子研究所專用集成電路與系統(tǒng)研究室 時(shí)間:2009-06-15 來源:電子產(chǎn)品世界 收藏

本文引用地址:http://2s4d.com/article/95269.htm

  (1) 對(duì)處理器的進(jìn)行配置的同時(shí),設(shè)計(jì)者可以在中實(shí)時(shí)看到每一次調(diào)整對(duì)性能產(chǎn)生的影響,如圖3。

  (2) 工具可以完全自動(dòng)地分析應(yīng)用程序生成相應(yīng)的指令擴(kuò)展。設(shè)計(jì)人員只需輸人利用標(biāo)準(zhǔn)ANSI C/C++設(shè)計(jì)的原始算法,便可以根據(jù)內(nèi)置的配置選項(xiàng)完全自動(dòng)化地產(chǎn)生多種TIE指令組合供設(shè)計(jì)者折中選擇。

  (3) 使用自定義的FLIX指令,它包括七種不同的64位指令字格式以及高達(dá)8個(gè)并行操作指令槽。FLIX提供VLIW風(fēng)格的并行執(zhí)行功能卻沒有VLIW處理器會(huì)發(fā)生的“代碼膨脹”現(xiàn)象。

  (4) 可以根據(jù)最終的配置和指令系統(tǒng)(包括設(shè)計(jì)者自定義的TIE擴(kuò)展指令)評(píng)估功耗指標(biāo)。

  基于開發(fā)工具的設(shè)計(jì)流程

  本項(xiàng)目目標(biāo)是設(shè)計(jì)一款實(shí)現(xiàn)低功耗無損壓縮的嵌入式ASIP。首先,經(jīng)過比較從眾多壓縮算法中選擇了簡單高效的FELICS算法[11];然后開發(fā)算法的C++代碼進(jìn)行實(shí)際圖像壓縮實(shí)驗(yàn)。試驗(yàn)結(jié)果:FELICS對(duì)12幅目標(biāo)圖像的平均無損壓縮比為2.7:1,滿足本項(xiàng)目要求。之后的工作就是根據(jù)圖2流程實(shí)現(xiàn)針對(duì)FELICS算法的ASIP設(shè)計(jì)。



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉