Synplicity加入Xilinx ESL的設計生態(tài)系統(tǒng)
Synplicity® 公司日前宣布憑借其 Synplify® DSP 軟件加入了 Xilinx® ESL 計劃。Xilinx ESL 設計生態(tài)系統(tǒng)新增了 Synplify DSP 軟件,充分反映了 Xilinx 作為全球可編程解決方案領先供應商在推進技術(shù)創(chuàng)新與解決方案發(fā)展方面所作的努力,旨在不斷改進高級電子系統(tǒng)級 (ESL) 設計技術(shù)。Gary Smith EDA 的市場研究員 Gary Smith 認為,ESL 設計是 EDA 市場中發(fā)展最快的領域之一,預計今后五年的復合年均增長率可達 50%。
Synplicity 的業(yè)務發(fā)展副總裁 Joe Gianelli 指出:“我們非常高興能夠加入Xilinx ESL計劃。過去 18 個月以來,該計劃在幫助 FPGA 用戶獲得全面的 ESL 設計流程方面發(fā)揮了巨大的作用。我們也很高興能夠積極參與業(yè)界向 ESL 設計的轉(zhuǎn)型,并成為 Xilinx 業(yè)界一流的工具生態(tài)系統(tǒng)合作伙伴的一員,為高級 FPGA 設計人員服務?!?/P>
Synplify DSP 環(huán)境不僅便于開展高級建模與硬件抽象工作,有助于轉(zhuǎn)為 RTL 的約束限制 (constraint-driven) 算法綜合,而且還為實現(xiàn)性能、占用面積及多通道化等特性的最佳平衡提供了強大的全系統(tǒng)優(yōu)化功能。此外,它還能幫助設計人員輕松快速地捕獲多速率 DSP 算法,在多個器件間進行快速的架構(gòu)實施,并創(chuàng)建便于移植和重復使用性強的算法 IP。因此,用戶能輕松將 DSP 算法映射到任何 Xilinx 器件上。Synplify DSP 工具支持與 Xilinx System Generator for DSP™ 的集成選項,從而使采用 Synplify DSP 軟件創(chuàng)建的功能塊能輕松與 Xilinx IP 集成并連接至 Xilinx 嵌入式處理器,以便在 Xilinx 硬件板上利用硬件協(xié)仿真進行驗證。
Synplify DSP 軟件可以為面向多域仿真與基于模型的設計的 MathWorks Simulink® 環(huán)境用戶提供高度優(yōu)化的解決方案,以便在芯片上實施 DSP 算法。這是因為 M-Control 已全面整合到 Synplify DSP 庫與 MathWorks Simulink 環(huán)境中,能全面支持數(shù)據(jù)類型和采樣率的繼承與傳播。為支持斷點和轉(zhuǎn)換成 M 語言代碼,M-Control 還提供了 inline 除錯功能。這些特性大幅簡化了通常集成于 DSP 算法中的控制功能的制定與驗證。此外,由于擁有全面的業(yè)界標準IP 功能塊,如 FFT、Viterbi 解碼器、DDS 與 CORDIC 數(shù)學函數(shù),設計人員現(xiàn)在就能在這些特定領域快速推出設計方案。
Xilinx 的軟件市場營銷高級主管 Steve Lass 指出:“我們非常高興地歡迎 Synplicity 成為Xilinx ESL 計劃的一員。由于采用 Simulink 技術(shù)進行 DSP 算法設計日益受到歡迎,而且 Synplify DSP 支持獨特的架構(gòu)探測與高級優(yōu)化,因此我們很高興在生態(tài)系統(tǒng)中采用首款獨立于FPGA廠商且基于 SimuLink的ESL 綜合技術(shù)流程 —— Synplify DSP?!?/P>
評論