新聞中心

EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > Thumb指令集之: Thumb指令的特點(diǎn)及實(shí)現(xiàn)

Thumb指令集之: Thumb指令的特點(diǎn)及實(shí)現(xiàn)

作者: 時(shí)間:2013-09-30 來(lái)源:網(wǎng)絡(luò) 收藏

體系結(jié)構(gòu)中,指令集中的指令是32位指令,其執(zhí)行效率很高。對(duì)于存儲(chǔ)系統(tǒng)數(shù)據(jù)總線為16位的應(yīng)用系統(tǒng),體系提供了。是ARM指令集的一個(gè)子集,它比ARM指令集有更高的(一個(gè)可執(zhí)行的程序在內(nèi)存中所占的空間)。在存儲(chǔ)系統(tǒng)受限的嵌入式系統(tǒng)中,比如移動(dòng)電話、PDA等,是非常重要的,同時(shí),成本壓力也會(huì)限制存儲(chǔ)器的大小、數(shù)據(jù)寬度和速度。在ARM體系的T變種(Tvariable)的版本中,同時(shí)支持ARM指令集和,而且遵循一定的調(diào)用規(guī)則時(shí),Thumb子程序和ARM子程序可以相互調(diào)用。

本文引用地址:http://2s4d.com/article/257044.htm

11.1Thumb指令的特點(diǎn)及實(shí)現(xiàn)

Thumb指令集把32位ARM指令集的一個(gè)子集編碼為一個(gè)16位的指令集。在16位外部數(shù)據(jù)總線寬度下,ARM處理器上使用Thumb指令的性能要比使用ARM指令的性能更好;而在32位外部數(shù)據(jù)總線寬度下,使用Thumb指令的性能要比使用ARM指令的性能差。因此,Thumb指令多用于存儲(chǔ)器受限的一些系統(tǒng)中。Thumb指令集并沒(méi)有改變ARM系統(tǒng)底層的程序設(shè)計(jì)模型,只是在該模型上增加了一些限制條件。Thumb指令集中的數(shù)據(jù)處理指令的操作數(shù)仍然是32位,指令尋址地址也是32位的。

是Thumb指令集的一個(gè)主要優(yōu)勢(shì)。平均而言,對(duì)于同一個(gè)程序,使用Thumb指令實(shí)現(xiàn)所需的存儲(chǔ)空間,要比等效的ARM指令實(shí)現(xiàn)少30%左右。下面的例子代碼,使用ARM指令和Thumb指令實(shí)現(xiàn)相同的除法操作。從例子中可以看出,雖然Thumb指令的實(shí)現(xiàn)使用了更多的指令,但是它占用的總的存儲(chǔ)空間卻比較小。

【例11.1】使用ARM指令實(shí)現(xiàn)除法運(yùn)算

MOVr3,#0

loop

SUBr0,r0,r1

ADDGEr3,r3,#1

BGEloop

ADDr2,r0,r1

【例11.1】中r0為被除數(shù),r1存放除數(shù),r2和r3分別存放余數(shù)和商。完成整個(gè)除法運(yùn)算使用了5條指令,每一條指令所占的字節(jié)數(shù)為4,所以實(shí)現(xiàn)一個(gè)除法運(yùn)算,ARM指令所占有的字節(jié)數(shù)為20。

【例11.2】使用Thumb指令實(shí)現(xiàn)除法運(yùn)算

MOVr3,#0

loop

ADDr3,#1

SUBr0,r1

BGEloop

SUBr3,#1

ADDr2,r0,r1

【例11.2】使用Thumb指令完成了和【例11.1】完全相同的功能。Thumb指令雖然使用了6條指令,但其每條指令占用2個(gè)字節(jié),所以總的字節(jié)數(shù)為6×2=12,小于ARM指令所占用的20個(gè)字節(jié)。

Thumb指令是ARM指令的一個(gè)受限子集,在Thumb狀態(tài)下,不能直接訪問(wèn)所有的處理器寄存器,只有r0~r7是可以被任意訪問(wèn)的,在Thumb狀態(tài)下使用該8個(gè)寄存器和在ARM狀態(tài)下使用沒(méi)有區(qū)別。寄存器r8~r12只能通過(guò)MOV、ADD或CMP指令訪問(wèn)。CMP指令和所有操作r0~r7的數(shù)據(jù)處理指令都會(huì)影響CPSR中的條件標(biāo)志位。一些Thumb指令還使用到了程序計(jì)數(shù)器PC(r15),鏈接地址寄存器LR(r14)和堆棧指針寄存器SP(r13)。在Thumb狀態(tài)下,讀取r15寄存器時(shí),bit[0]值為0,bit[31∶1]包含了PC的值。當(dāng)對(duì)r15進(jìn)行寫入時(shí),bit[0]被忽略,bit[31∶1]被設(shè)置成當(dāng)前程序計(jì)數(shù)器的值。

表11.1列出了Thumb狀態(tài)下,各寄存器的使用情況。

表11.1 的使用

寄存器

訪問(wèn)

r0~r7

完全訪問(wèn)

r8~r12

只能通過(guò)MOV、ADD及CMP訪問(wèn)

r13

限制訪問(wèn)

r14

限制訪問(wèn)

r15

限制訪問(wèn)

CPSR

間接訪問(wèn)

SPSR

不能訪問(wèn)

從表11.1可以看出,Thumb狀態(tài)下不能直接訪問(wèn)CPSR和SPSR。也就是沒(méi)有和MSR和MRS等價(jià)的指令。為了改變CPSR和SPSR的值,必須使處理器狀態(tài)切換到ARM狀態(tài),再使用指令MSR和MRS來(lái)實(shí)現(xiàn)。同樣,在Thumb狀態(tài)下也沒(méi)有協(xié)處理器訪問(wèn)指令,要訪問(wèn)協(xié)處理器寄存器來(lái)配置cache和進(jìn)行內(nèi)存管理,也必須使處理器切換到ARM狀態(tài)。

注意

Thumb狀態(tài)下,對(duì)CPSR的條件標(biāo)準(zhǔn)位控制由算術(shù)和邏輯操作設(shè)置并控制條件轉(zhuǎn)移。

塵埃粒子計(jì)數(shù)器相關(guān)文章:塵埃粒子計(jì)數(shù)器原理


評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉