新聞中心

EEPW首頁 > 測(cè)試測(cè)量 > 設(shè)計(jì)應(yīng)用 > 符合EMI/EMC標(biāo)準(zhǔn)的SerDes——基本測(cè)試策略和指南

符合EMI/EMC標(biāo)準(zhǔn)的SerDes——基本測(cè)試策略和指南

作者: 時(shí)間:2011-06-06 來源:網(wǎng)絡(luò) 收藏

  關(guān)于解串器的建議

  類似于串行器,設(shè)計(jì)工程師也需要遵循一些基本的概念和原則抑制解串器的輻射。為避免解串器受EMC干擾,需要掌握一些基本要素,因?yàn)榻獯饕资蹺MC影響,同時(shí)也產(chǎn)生輻射。

  在解串器輸入端,靠近差分信號(hào)接入PCB的位置,往往放置共模扼流圈。共模扼流圈有助于減小共模噪聲的拾取,共模扼流圈在系統(tǒng)選定的工作頻率下必須具有較低的差分插入損耗。解串器輸入需要具有阻抗固定的平衡傳輸線對(duì)。大多數(shù)解串器針對(duì)100Ω阻抗進(jìn)行優(yōu)化,如果設(shè)計(jì)中存在不可更改因素,接近該范圍的其它阻值也可以接受。

  如果解串器輸入需要交流耦合,可在共模扼流圈之后進(jìn)行隔直流。同樣,這些電容只能用于直流平衡解串器,例如MAX9236和MAX9248。差分對(duì)需要短接到100Ω差分阻抗,盡量靠近接收器側(cè)IC放置。差分阻抗保持在100Ω時(shí),必須保持很低的共模阻抗??梢允褂肨hevenin端接系統(tǒng),或者將與中間節(jié)點(diǎn)串聯(lián)的一對(duì)50Ω電阻旁路至地,兩種連接方法如圖2所示。對(duì)于/EMC測(cè)試來說,最好采用一對(duì)50Ω電阻,因?yàn)椋?P>  它允許IC設(shè)置自身的直流偏置;

  它不向終端注入VCC噪聲;

  它不消耗功率。

正確的LVDS端接方法(左:Thevenin配置;右:串聯(lián)50Ω電阻配置)

圖2. 正確的LVDS端接方法(左:Thevenin配置;右:串聯(lián)50Ω電阻配置)

  連接器和線束

  SerDes系統(tǒng)中使用的連接器和電纜是系統(tǒng)的關(guān)鍵部件,對(duì)EMI和EMC測(cè)試的影響非常顯著。汽車應(yīng)用領(lǐng)域的普遍做法是:規(guī)定鏈路兩端的PCB插座和電纜連接器由同一制造商提供。連接器必須保持固定阻抗,并提供屏蔽接口,以優(yōu)化性能。此外,必須使用單極插入或正極性鎖連接器,確??煽啃?。

  電纜也必須具有固定阻抗,線束要求嚴(yán)格屏蔽以防輻射。如果使用多線對(duì)電纜,每對(duì)電纜都需要單獨(dú)屏蔽。對(duì)于汽車SerDes,一般CAT5電纜即可滿需要求。

  有許多制造商提供連接器和電纜系統(tǒng),建議使用Rosenberger、JAE或Hirose產(chǎn)品。

  有些系統(tǒng)中,連接器的屏蔽僅在鏈路一端接地,另一端則通過電容(典型為0.1?F)接地。這種耦合有助于避免地電位在電纜屏蔽層產(chǎn)生直流電流。

  其它EMI源

  SerDes視頻鏈路的另一個(gè)EMI源為解串器輸出。這些輸出為CMOS邏輯電平,相對(duì)為高速沿。如果CMOS邏輯輸出屏蔽不當(dāng),也會(huì)引起EMI輻射。減小來自于LCD面板邏輯信號(hào)的最好辦法是采用具有擴(kuò)頻技術(shù)的解串器,例如MAX9242、MAX9244、MAX9246、MAX9248或MAX9250。這些解串器提供各種工作模式、數(shù)據(jù)寬度和工作頻率,以滿足大多數(shù)系統(tǒng)的要求。


上一頁 1 2 3 下一頁

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉