新聞中心

EEPW首頁 > 測試測量 > 設計應用 > 用于測試SDRAM控制器的PDMA

用于測試SDRAM控制器的PDMA

作者: 時間:2012-06-27 來源:網(wǎng)絡 收藏
1引言

現(xiàn)代電子信息設備往往需要保存和處理大量的數(shù)字信息,一個高性能的Memory控制器可以大大提高系統(tǒng)的性能。在進行SDRAM控制器的設計時,需要考慮很多因素,設計完成以后還要進行多項測試看是否完全滿足所要求的各項性能,為此我們設計了一個PDMA(Programmable Direct Mem o ry Access)用于測試SDRAM控制器的性能。在中,SDRAM控制器往往跟多個IP模塊(圖形處理單元,音頻處理單元等)交換數(shù)據(jù),采用多個PDMA通道同時訪問Memory可以真實模擬SDRAM控制器在環(huán)境中被多個IP隨機訪問的情形。

2 PDMA的結(jié)構(gòu)及工作原理

PDMA是可編程直接存儲器存取的簡稱。圖1 虛中框內(nèi)是PDMA的內(nèi)部模塊結(jié)構(gòu),它主要由寄存器組和控制器兩大部分構(gòu)成,寄存器組用于保存配置參數(shù)和PDMA對SDRMA控制器訪問后的狀態(tài)信息及接收、啟動、停止等控制信息。圖2是 PDMA寄存器組的內(nèi)部結(jié)構(gòu)。

PDMA的內(nèi)部模塊結(jié)構(gòu)

寄存器組模塊里包含了一個同步模塊、控制寄存器、狀態(tài)寄存器和各通道的寄存器組。每一個子通道的寄存器組又包含訪問基址寄存器、訪問模式寄存器、周期計數(shù)器等三個寄存器。各寄存器的功能描述如表1所示。

各寄存器的功能描述

PDMA的控制器主要由:產(chǎn)生寫數(shù)據(jù)的狀態(tài)機、地址譯碼模塊、FIFO以及讀數(shù)據(jù)校驗模塊四部分構(gòu)成。各模塊的功能由表2描述。

各模塊的功能

PDMA控制器的結(jié)構(gòu)如圖3所示,其核心邏輯是一個狀態(tài)機,我們采用一個兩層嵌套的狀態(tài)機來實現(xiàn)控制功能,如圖4所示。

PDMA控制器的結(jié)構(gòu)

兩層嵌套的狀態(tài)機


上一頁 1 2 下一頁

關鍵詞: RTL仿真 PCI SoC

評論


相關推薦

技術專區(qū)

關閉