新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于數(shù)據(jù)選擇器和D觸發(fā)器的多輸入時序電路

基于數(shù)據(jù)選擇器和D觸發(fā)器的多輸入時序電路

作者: 時間:2010-08-19 來源:網(wǎng)絡(luò) 收藏

  在時序邏輯電路設(shè)計中,遵循的設(shè)計準則是:在保證所設(shè)計的時序邏輯電路具有正確功能的前提下,觸發(fā)器的激勵函數(shù)應(yīng)最小化,從而簡化電路結(jié)構(gòu)。用卡諾圖法或公式法化簡觸發(fā)器的激勵函數(shù),在多輸入變量時相當(dāng)繁瑣甚至難以進行。因此,需要尋求多輸入時序邏輯電路簡捷設(shè)計方法。本文給出多輸入變量時序邏輯網(wǎng)絡(luò)的一種新型結(jié)構(gòu):將進行組合,構(gòu)成既有存儲功能又有數(shù)據(jù)選擇功能的多輸入時序網(wǎng)絡(luò),并給出設(shè)計過程中不需要進行函數(shù)化簡的設(shè)計技術(shù)。

  1 基本原理

  1.1 基本多輸入時序網(wǎng)絡(luò)

  1.1.1 多輸入時序網(wǎng)絡(luò)的基本形式

  用1個和1個2選1構(gòu)成多輸入時序網(wǎng)絡(luò)的基本電路,如圖1所示。

多輸入時序網(wǎng)絡(luò)的基本形式

  圖1中,觸發(fā)器的現(xiàn)態(tài)輸出Qn作為的A選擇輸入變量,數(shù)據(jù)選擇器的Y輸出作為觸發(fā)器的D輸入信號,數(shù)據(jù)選擇器的輸入端D0,D1作為所構(gòu)成時序網(wǎng)絡(luò)的外部信號輸入端。

  1.1.2 多輸入時序網(wǎng)絡(luò)基本電路的狀態(tài)方程

  由的特性方程Qn+1=D、數(shù)據(jù)選擇器的輸出邏輯表達式公式的關(guān)系,得多輸入時序網(wǎng)絡(luò)基本電路的狀態(tài)方程:

公式

  寫成矩陣形式為:

公式


上一頁 1 2 3 4 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉