新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 動態(tài)偏振控制器驅動電路分析

動態(tài)偏振控制器驅動電路分析

作者: 時間:2012-02-11 來源:網絡 收藏
BORDER-LEFT-WIDTH: 0px; BORDER-BOTTOM-WIDTH: 0px; MAX-WIDTH: 90%; WIDTH: 423px; HEIGHT: 277px; BORDER-RIGHT-WIDTH: 0px" alt=驅動電路 src="/uploadfile/mndz/uploadfile/201202/20120211010114372.jpg">

  LTC1668工作在士5 V雙極性電壓供電情況下,其參考電壓由內部提供,輸出采用單端電流輸出模式。寬帶放大器LT1812完成電流一電壓轉換,最終輸出符合要求的正弦信號。

2.3 軟件設計

  FPGA是電路的控制核心。FPGA接收ADC轉換的光強信息數據,并傳送給DSP;再根據DSP計算所得的數據(即正弦信號的頻率f)判斷是否符合要求,若符合要求則進入DDS子模塊,得到幅度碼并發(fā)送給LTC1668,以輸出需要的正弦波。FPGA主模塊流程圖如圖6(a)所示。

  

動態(tài)偏振控制器驅動電路分析

  

動態(tài)偏振控制器驅動電路分析

  式中:fo是輸出頻率;fref為DDS參考時鐘頻率,由FPGA將晶振輸入時鐘經內部鎖相環(huán)分頻后產生。

  由相位步進累加可得到相位碼,再尋址波形存儲器即可完成相位——幅度轉換,得到相應的幅度碼,輸出給主模塊。由于信號為正弦波,波形存儲器直接調用FPGA內部模塊sin_COS_lookup_table,輸入與輸出數據位寬均為16位。DDS子模塊流程圖如圖6(b)所示。

  2.4 實驗測試結果

  實驗時設定4路正弦驅動信號V1,V2,V3,V4的頻率分別為f1=2 000 Hz,f2=1 000 Hz,f3=1 800 Hz,f4=1 500 Hz。

  示波器上觀測的波形如圖7所示。

  

動態(tài)偏振控制器驅動電路分析

  波形使用雙通道示波器觀測,2通道探頭設置為10檔。從圖7中可以看出,輸出波形較為穩(wěn)定。如果在FPGA程序內增大sin_COS_lookup_table模塊的輸入數據位寬,也即增大采樣點數,可以得到精度更高的輸出波形。

  3 結 語

  實驗測試結果表明,所設計的調制電路能夠輸出4路頻率可調的正弦信號,輸出信號穩(wěn)定,控制靈活,工作性能可靠。該方法思路簡單,采用Verilog語言設計并調用FPGA內部模塊,設計靈活透明,且外圍電路較為簡易,具有良好的實用性和性價比。


上一頁 1 2 下一頁

關鍵詞: 偏振 控制器 驅動

評論


相關推薦

技術專區(qū)

關閉