高速電流輸出DAC緩沖器
圖20. 支持增益和偏置功能的差分到單端轉(zhuǎn)換
方程4定義了DAC輸出電流與放大器輸出電壓在 VREF1= VREF1= 0. 時(shí)的關(guān)系.為了匹配DAC之外的放大器網(wǎng)絡(luò)的輸入阻抗RT1和RT2, 兩個(gè)端接電阻必須單獨(dú)設(shè)置,同時(shí)要考慮放大器的特性.
(4) |
圖21比較了放大器在這種配置下的失真以及變壓器電路的失真.RT1= 143Ω,RT2=200 Ω,RF=RG= 499Ω,CF= 5pF出于穩(wěn)定性和高頻濾波考慮——且RL= 1kΩ. 在此ADA4817的性能可與變壓器在高頻下的性能相媲美,在最高70MHz時(shí),其SFDR可維持在優(yōu)于-70dBc的水平.與變壓器相比,兩個(gè)運(yùn)算放大器都能維持出色的低頻保真.
圖21. DAC、ADA4817和ADA4857的失真 VO= 500 mV p-p
本文討論了將低失真、低噪聲、高速放大器用作DAC緩沖器的一些優(yōu)勢(shì),并將其性能與變壓器進(jìn)行了比較.同時(shí)比較了采用兩種不同架構(gòu)的三類(lèi)應(yīng)用電路,并以實(shí)例展示了DAC和AD8129、ADA4857-1/ADA4857-2以及ADA4817-1/ADA4817-2放大器的測(cè)量數(shù)據(jù).數(shù)據(jù)顯示,放大器在頻率低于1MHz時(shí)的性能優(yōu)于變壓器,在頻率不超過(guò)80 MHz時(shí),非常接近變壓器.在權(quán)衡考慮功耗和失真時(shí),放大器的選擇非常重要.
評(píng)論