新聞中心

EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > PCB【88】鋪銅的間距有什么要求?

PCB【88】鋪銅的間距有什么要求?

作者: 時(shí)間:2024-10-29 來(lái)源:硬十 收藏

今天看到同事的一塊板,由于電流比較大,有些電源又是高壓加大電流。我做了一個(gè)簡(jiǎn)單的檢查,最覺(jué)得不爽的就是鋪銅的間距“遠(yuǎn)近高低各不同”,那么就拋出一個(gè)問(wèn)題?上鋪銅的不同網(wǎng)絡(luò)的間距是多少為宜?有什么要求?

本文引用地址:http://2s4d.com/article/202410/464109.htm

chatGPT做了以上答復(fù)。理由雖然說(shuō)得挺對(duì)的,但是你知道的,他也是很不靠譜的,你相同的問(wèn)題再問(wèn)一遍,他會(huì)告訴你另外一個(gè)答案。而且經(jīng)常一本正經(jīng)的胡說(shuō)八道,如下:

我覺(jué)得,爬電距離肯定是一個(gè)必須要考慮的重要因素,所以兩個(gè)網(wǎng)絡(luò)是高壓差的時(shí)候,我們優(yōu)先考慮“爬電距離”。

在設(shè)計(jì)時(shí)考慮電源平面之間的間距以減少電磁干擾(EMI),可以遵循以下幾個(gè)依據(jù):

  1. 電磁干擾(EMI):不同的電源平面之間保持一定間距可以有效減少相互之間的耦合,降低電流變化引起的電磁干擾。一般推薦間距在10 mils(約0.25 mm)以上,以減少耦合效應(yīng)。

  2. 電流回路:當(dāng)電源平面之間有較大的電流流動(dòng)時(shí),近距離可能導(dǎo)致電流回路耦合,從而引起干擾。適當(dāng)增加間距可以減小這個(gè)影響。

  3. 層疊結(jié)構(gòu):在多層中,合理的層疊結(jié)構(gòu)(例如,電源和地層交替排列)可以有效隔離電源平面,從而減少干擾和提升信號(hào)完整性。

  4. PCB制造工藝:不同的制造工藝對(duì)間距的要求也有所不同。了解制造商的能力和建議可以幫助確定最優(yōu)間距。

  5. 頻率考慮:在高頻應(yīng)用中,EMI的影響會(huì)更加顯著,建議增大電源平面之間的間距,可能達(dá)到20 mils(約0.5 mm)或更多。

  6. 使用地平面:在電源平面之間放置地平面可以進(jìn)一步減少電磁干擾,因?yàn)榈仄矫婵梢宰鳛槠帘螌?,有助于降低干擾。

綜上所述,合理的電源平面間距設(shè)計(jì)應(yīng)結(jié)合信號(hào)頻率、預(yù)期電流、PCB制造工藝和電磁兼容性等因素進(jìn)行綜合考慮。




關(guān)鍵詞: PCB 電路設(shè)計(jì)

評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉