新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 西門子與聯(lián)華電子合作開發(fā)3D IC混合鍵合流程

西門子與聯(lián)華電子合作開發(fā)3D IC混合鍵合流程

作者: 時間:2022-09-29 來源:電子產品世界 收藏


本文引用地址:http://2s4d.com/article/202209/438762.htm

1664459038128076.jpg

數(shù)字化工業(yè)軟件近日與半導體晶圓制造大廠 (UMC) 合作,面向的晶圓堆疊 (wafer-on-wafer) 和芯片晶圓堆疊 (chip-on-wafer) 技術,提供新的多芯片  (三維集成電路) 規(guī)劃、裝配驗證和寄生參數(shù)提取 (PEX) 工作流程。聯(lián)電將同時向全球客戶提供此項新流程。

通過在單個封裝組件中提供硅片或小芯片 (chiplet) 彼此堆疊的技術,客戶可以在相同甚至更小的芯片面積上實現(xiàn)多個組件功能。相比于在 PCB 上鋪設多個芯片的傳統(tǒng)配置,該方法不僅更加節(jié)省空間,還能以更低的功耗實現(xiàn)更出色的系統(tǒng)性能和更多的功能。

組件技術開發(fā)和設計支持副總裁鄭子銘表示:“我們的客戶現(xiàn)在可以使用經(jīng)驗證且可靠的晶圓制造設計套件與流程,來驗證其堆疊組件的設計,同時校正芯片對齊與連接性,并提取寄生參數(shù),以便在信號完整性仿真中使用。聯(lián)電與 EDA 的共同客戶對高性能計算、射頻、人工智能物聯(lián)網(wǎng)等應用的需求正日漸增長,隨之帶來對 解決方案的大量需求,此次聯(lián)電與的合作將幫助客戶加快其集成產品設計的上市時間?!?/p>

聯(lián)華電子開發(fā)了全新的混合鍵合 (hybrid-bonding) 3D 版圖和電路比較 (LVS) 驗證和寄生參數(shù)提取工作流程,使用西門子的 XPEDITION? Substrate Integrator 軟件進行設計規(guī)劃和裝配、西門子的Calibre? 3DSTACK 軟件進行芯片間的連接性檢查,同時使用 Calibre nmDRC 軟件、Calibre nmLVS 軟件和 Calibre xACT? 軟件來執(zhí)行 IC 與芯片間擴展物理和電路驗證任務。

西門子數(shù)字化工業(yè)軟件電子板系統(tǒng)高級副總裁 AJ Incorvaia 表示:“西門子非常高興能夠與聯(lián)華電子進一步深化合作,為雙方共同客戶提供更優(yōu)解決方案。隨著客戶不斷開發(fā)復雜度更高的設計,我們已經(jīng)準備好為其提供所需的先進工作流程,以實現(xiàn)這些復雜設計?!?/p>



評論


相關推薦

技術專區(qū)

關閉