72核心下一代ARM處理器流出:六通道DDR5內(nèi)存
這兩年,基于ARM IP打造多核心、高性能處理器的廠商眾多,其中既有亞馬遜、Marvell這樣的行業(yè)巨頭,也有SiPearl這樣的初創(chuàng)企業(yè)。
本文引用地址:http://2s4d.com/article/202009/418104.htmSiPearl來自法國,是歐洲委員會資助的新項目之一,今年1月剛剛成立,4月宣布獲得ARM下一代處理器核IP Zeus的授權(quán),致力于為歐洲的百億億次超級計算機(jī)設(shè)計高性能、低功耗的處理器。
近日,SiPearl披露了其第一款產(chǎn)品,代號“Rhea”(美洲鴕鳥),設(shè)計圖顯示采用臺積電7nm工藝制造,集成多達(dá)72個CPU核心,Mesh網(wǎng)格式布局,其中68個核心有自己的三級緩存。
另外,它還集成了四組HBM2E高帶寬內(nèi)存控制器、4-6個通道的DDR5內(nèi)存控制器。這種混合設(shè)計顯然是為了給超級計算機(jī)提供極高的內(nèi)存帶寬、極大的內(nèi)存容量。
SiPearl此前公布的路線圖顯示,Rhea將在2021年發(fā)布,作為沖擊百億億次計算的試驗平臺,2022-2023年發(fā)布下一代產(chǎn)品,真正撐起百億億次計算,2024年或更晚些時候則會帶來第三代產(chǎn)品。
評論