低功耗嵌入式系統(tǒng)的設計考量:一般設計考量
在我們的生活中,充滿著數(shù)量不斷增長的微型電池供電設備及系統(tǒng)。這些嵌入式系統(tǒng)必須長期使用相同的電源供電,才能降低反復出現(xiàn)的維護成本或避免最終用戶頻繁更換電源。
本文引用地址:http://2s4d.com/article/201808/387422.htm本文將介紹設計低功耗系統(tǒng)的各種考量及其利弊權衡。及早規(guī)劃可以在優(yōu)化系統(tǒng)實現(xiàn)低功耗的同時,減少對返工和/或代碼重新編寫的需求。這些考量包括:
1. 應用層面的低功耗設計;
2. 了解功耗與性能之間的利弊權衡;
3. 使用可優(yōu)化功耗的軟硬件技巧。
嵌入式應用中的功耗因素
任何給定系統(tǒng)中的功耗都可分為兩大類:
i. 靜態(tài)功耗:靜態(tài)功耗指器件在未運行代碼、等待特定事件觸發(fā)系統(tǒng)喚醒至工作模式時所消耗的電源。靜態(tài)功耗的主要來源包括系統(tǒng)中流過的漏電流、模擬偏差、不能關閉的模塊以及運行RTC、看門狗定時器和中斷控制器等獨立代碼的模塊。該電流與器件的工作電壓成正比。工作電壓越高,漏電流就越大;
ii. 動態(tài)功耗:系統(tǒng)處于工作狀態(tài),CPU執(zhí)行程序代碼時所消耗的電源稱為動態(tài)功耗。系統(tǒng)的動態(tài)電流取決于工作頻率、電壓以及有關總線與電路設計的寄生電容。計算方法為:
P = V2 * f * C
V為電壓、f為工作頻率、C為輸出端的寄生電容
靜態(tài)與動態(tài)功耗的圖形表達:
對于任何給定的晶體管,其靜態(tài)功耗在給定電源電壓下基本上是恒定的。靜態(tài)功耗源于漏電流(CMOS電路)或偏置電流(工作模擬電路),主要取決于系統(tǒng)類型。
晶體管中的動態(tài)功耗發(fā)生在電壓轉(zhuǎn)換過程中。在這些轉(zhuǎn)換過程中,CMOS對會進入某個狀態(tài),在該狀態(tài)下CMOS對的器件均部分開啟,充當電阻器,從而可形成一種分壓器電路。這種虛擬分壓器電路消耗的電源要比所定義邏輯電平下的漏電流高很多。這就是為什么動態(tài)功耗與電路中的開關頻率成正比的原因所在。因此在定義低功耗嵌入式系統(tǒng)時,它是最根本的注意事項之一,即要盡量減少系統(tǒng)的開關事件。
1. 硬件考量:
a. 電池類型:
在嵌入式應用中主要有以下類型的電池:
i. )標準堿性電池
iii. )可充電電池: 可充電堿性電池,鋰離子電池
iii. )鈕扣電池
對于各種廣泛低功耗嵌入式應用而言,為系統(tǒng)充電不是合理的使用案例模型。這里無需為這些應用使用可充電電池。我們來比較一下另外兩種在低功耗應用中有用的電池以及在為設計選擇電池時需考慮的因素。
標準堿性電池:標準AA電池的典型容量大約為1500mAh,不僅可輕松提供數(shù)百mA的峰值電流,而且還能夠以50mA的恒定速率放盡電流。
堿性電池能為應用提供高峰值電流,因此系統(tǒng)能夠在并列使用其全部專用外設(定時器與通信模塊等)的同時,在其最高時鐘頻率下運行,從而可在盡快完成各項任務后,快速進入低功耗工作模式。
鈕扣電池:鈕扣電池具有極高的內(nèi)部電阻,因此不能承受高峰值電流。在應用超過20mA的峰值電流時,即便持續(xù)時間很短,其有效電壓也會大幅下降。因此對于使用鈕扣電池供電的設計而言,強烈建議設計使用能在2V或以下電壓下工作的組件。微控制器的掉電電壓應低至能避免在鈕扣電池提供高峰值電流時系統(tǒng)出現(xiàn)意外復位的水平。
此外,我們還需要采取預防措施來降低系統(tǒng)所需的峰值電流。降低峰值電流的途徑包括:
● 降低CPU時鐘頻率
● 通過隨時分配負載,避免一次性啟用所有內(nèi)部模塊
● 在外部組件及內(nèi)部模塊未使用時,減少對它們的供電
b. 設置正確的微控制器:
要讓低功耗應用中的靜態(tài)功耗和動態(tài)功耗保持最低,最重要的是選擇具有所需外設集的微控制器,其可在所需電源模式下工作。根據(jù)需要,系統(tǒng)設計人員可選擇合適的微控制器,該微控制器支持低功耗模式下其應用所需的外設集。
以需要LCD較長時間工作的應用為例。通過選擇可在低功耗模式下運行該LCD的微控制器,開發(fā)人員可最大限度降低功耗。這類微控制器的典型實例就是賽普拉斯的PSoC 4,其可讓LCD顯示器以僅3uA的流耗進入深度睡眠模式。復雜應用的情況類似,我們需要進行利弊權衡,確定能以最低平均功耗完成每項任務的適當微控制器。
c. 選擇合適的無源組件:
上拉電阻器和下拉電阻器是支持接口開關及I2C器件等的常用組件。有時在低功耗設計中,這些上拉及下拉電阻器消耗的電源比系統(tǒng)其它部分還大。要降低其功耗,需要使用更大的電阻值。這樣可降低流經(jīng)它們的電流量。但它同時會增大RC時間常數(shù),因此會降低系統(tǒng)對高頻率信號的響應能力。
例如,為I2C線路使用高阻值上拉電阻器會降低I2C通信的速度,因為增大了I2C線路的壓擺率。因此這些電阻器值可決定影響最終設計的各種因素之間的權衡取舍。
同樣,在為設計選擇電容器時,應避免電解電容器,因為它們具有極高的漏電流。薄膜電容器和陶瓷電容器能以合理的成本提供超低的漏電流,可考慮用于低功耗系統(tǒng)設計。
評論