新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 業(yè)界動態(tài) > X86沒戲?歐洲百億億次超算或由Arm與RISC-V扛大旗

X86沒戲?歐洲百億億次超算或由Arm與RISC-V扛大旗

作者: 時間:2018-07-26 來源:集微網 收藏
編者按:今年,歐洲不斷為推進自研超計算機微處理器加碼。

  近年來,歐洲不斷在超算方面進行布局。歐盟委員會希望在2022年至2023年部署一套計算能力達每秒百億億次的超級計算機和相應數(shù)據(jù)基礎設施,并計劃到2026~2027年使其計算能力超越上述級別。

本文引用地址:http://2s4d.com/article/201807/389557.htm

  今年3月,歐委會宣布推出歐洲處理器計劃(EPI),以協(xié)同設計和開發(fā)一款低功耗微處理器,并將其推向市場。該計劃匯集了歐洲10個國家的23家合作伙伴,以及各界專家。他們將通過協(xié)同設計方案,設計和開發(fā)第一批歐洲HPC片上系統(tǒng)和加速器,所有的組件都將在一臺原型系統(tǒng)上實現(xiàn)和驗證,該原型將為開發(fā)歐洲全自主的百億億次計算機奠定基礎。EPI是歐洲高性能計算聯(lián)合事業(yè)(EuHPC-JU)的組成部分之一,專門負責處理器項目。

  今年6月,歐盟委員會提議,設立歐盟首個“數(shù)字歐洲”項目并向其撥款92億歐元。其中,27億歐元將用于超級計算機及數(shù)據(jù)處理領域。

  1個月前,巴塞羅那超級計算中心Mateo Valero教授在演講中透露了一些關于高性能計算(HPC)片上系統(tǒng)及加速器的計劃。

  對兩種芯片的“設想”分別為:

  基于架構的HPC片上系統(tǒng)(通用CPU),第一代將在2021~2022年導入百億億次計算機的前代產品,第二代將正式導入百億億次計算機系統(tǒng);

  基于架構的加速器芯片,也將經歷兩代產品。

  據(jù)悉,第三代片上系統(tǒng)將在2024~2025年準備就緒,集成通用CPU內核和加速內核,將應用于汽車領域。不過,Mateo Valero對該處理器的描述非常簡潔,這從側面說明,該方案或許只是一個初步設想,詳細的規(guī)劃并未成形。

  EPI處理器負責人曾表示,架構是HPC處理器備選方案之一,目前正處于談判階段,預計在8月公布詳細的產品規(guī)劃。

  有一點要說明,西班牙巴塞羅那超級計算中心“Mont-Blanc Project”項目就是使用 Cortex-A15架構打造,這也是Arm第一次嘗試高性能計算(HPC)。


  Mont-Blanc超級計算機

  EPI項目主管Philippe Notton表示,Mont-Blanc 2020項目中的IP將在EPI項目中被復用,目的是將其產品化。除了來自Mont-Blanc 2020項目的IP,EPI項目也將使用外部IP以及自研加速器等產品。因此,EPI計劃采用Arm架構的可能性很大。

  一位EPI項目人員表示,盡管歐洲向往自研SoC,但追求完全的“歐洲化”并不現(xiàn)實,因為缺少本土技術,如CPU和內存。這也是為什么我們要基于開發(fā)加速器的原因。已經有一些現(xiàn)成的指令和工具,我們無需從零開始,但不幸的是,它還沒有達到HPC的生產水平,這仍需要一段時間。

  據(jù)悉,歐洲將為百億億次計算機系統(tǒng)自研內存控制器、片上網絡(NOC)、電源管理以及連接技術,但存儲器將使用現(xiàn)成的HBM3存儲器。EPI項目的研發(fā)內容僅包括處理器、SDK/編譯器等軟件。



關鍵詞: X86 Arm RISC-V

評論


相關推薦

技術專區(qū)

關閉