關(guān) 閉

新聞中心

EEPW首頁 > 工控自動(dòng)化 > 設(shè)計(jì)應(yīng)用 > 干擾太大讓工控系統(tǒng)的效果大打折扣,怎么挽救?

干擾太大讓工控系統(tǒng)的效果大打折扣,怎么挽救?

作者: 時(shí)間:2017-10-24 來源:網(wǎng)絡(luò) 收藏

  設(shè)計(jì)的即將成功,然而一通電卻發(fā)現(xiàn)系統(tǒng)干擾太大,導(dǎo)致效果比理想相差很多,甚至糟糕??垢蓴_措施的基本原則是:抑制干擾源,切斷干擾傳播路徑,提高敏感器件的抗干擾性能。

本文引用地址:http://2s4d.com/article/201710/367733.htm

  抑制干擾源

  抑制干擾源就是盡可能的減小干擾源的du/dt,di/dt。這是抗干擾設(shè)計(jì)中最優(yōu)先考慮和最重要的原則,常常會(huì)起到事半功倍的效果。減小干擾源的du/dt主要是通過在干擾源兩端并聯(lián)電容來實(shí)現(xiàn)。減小干擾源的di/dt則是在干擾源回路串聯(lián)電感或電阻以及增加續(xù)流來實(shí)現(xiàn)。

  抑制干擾源常用措施如下:

  1.繼電器線圈增加續(xù)流,消除斷開線圈時(shí)產(chǎn)生的反電動(dòng)勢(shì)干擾。僅加續(xù)流會(huì)使繼電器的斷開時(shí)間滯后,增加穩(wěn)壓二極管后繼電器在單位時(shí)間內(nèi)可動(dòng)作更多的次數(shù)。

  2.在繼電器接點(diǎn)兩端并接火花抑制電路(一般是RC串聯(lián)電路,電阻一般選幾K到幾十K,電容選0.01uF)。

  3.給電機(jī)加濾波電路,注意電容、電感引線要盡量短。

  

  4.電路板上每個(gè)IC要并接一個(gè)0.01μF~0.1μF高頻電容,以減小IC對(duì)電源的影響。注意高頻電容的布線,連線應(yīng)靠近電源端并盡量粗短,否則,等于增大了電容的等效串聯(lián)電阻,會(huì)影響濾波效果。

  5.布線時(shí)避免90度折線,減少高頻噪聲發(fā)射。

  6.兩端并接RC抑制電路,減小產(chǎn)生的噪聲(這個(gè)噪聲嚴(yán)重時(shí)可能會(huì)把擊穿的)。

  切斷傳播路徑

  切斷干擾傳播路徑的常用措施有以下幾種:

  1.充分考慮電源對(duì)單片機(jī)的影響。電源做得好,整個(gè)電路的抗干擾就解決了一大半。許多單片機(jī)對(duì)電源噪聲很敏感,要給單片機(jī)電源加濾波電路或穩(wěn)壓器,以減小電源噪聲對(duì)單片機(jī)的干擾。比如,可以利用磁珠和電容組成π形濾波電路,當(dāng)然條件要求不高時(shí)也可用100Ω電阻代替磁珠。

  2.如果單片機(jī)的I/O口用來控制電機(jī)等噪聲器件,在I/O口與噪聲源之間應(yīng)加隔離(增加π形濾波電路)??刂齐姍C(jī)等噪聲器件,在I/O口與噪聲源之間應(yīng)加隔離(增加π形濾波電路)。

  3.注意晶振布線。晶振與單片機(jī)引腳盡量靠近,用地線把時(shí)鐘區(qū)隔離起來,晶振外殼接地并固定。此措施可解決許多疑難問題。

  4.電路板合理分區(qū),如強(qiáng)、弱信號(hào),數(shù)字、模擬信號(hào)。盡可能把干擾源(如電機(jī),繼電器)與敏感元件(如單片機(jī))遠(yuǎn)離。

  5.用地線把數(shù)字區(qū)與模擬區(qū)隔離,數(shù)字地與模擬地要分離,最后在一點(diǎn)接于電源地。A/D、D/A芯片布線也以此為原則,廠家分配A/D、D/A芯片引腳排列時(shí)已考慮此要求。

  6.單片機(jī)和大功率器件的地線要單獨(dú)接地,以減小相互干擾。大功率器件盡可能放在電路板邊緣。

  7在單片機(jī)I/O口,電源線,電路板連接線等關(guān)鍵地方使用抗干擾元件如磁珠、磁環(huán)、電源濾波器,屏蔽罩,可顯著提高電路的抗干擾性能。

  提高抗干擾性能

  提高干擾性能主要是指提高系統(tǒng)中敏感器件的抗干擾性能。提高敏感器件的抗干擾性能是指從敏感器件這邊考慮盡量減少對(duì)干擾噪聲的拾取,以及從不正常狀態(tài)盡快恢復(fù)的方法。

  提高敏感器件抗干擾性能的常用措施如下:

  1.布線時(shí)盡量減少回路環(huán)的面積,以降低感應(yīng)噪聲。

  2.布線時(shí),電源線和地線要盡量粗。除減小壓降外,更重要的是降低耦合噪聲。

  

  3.對(duì)于單片機(jī)閑置的I/O口,不要懸空,要接地或接電源。其它IC的閑置端在不改變系統(tǒng)邏輯的情況下接地或接電源。

  4.對(duì)單片機(jī)使用電源監(jiān)控及看門狗電路,如:IMP809,IMP706,IMP813,X25043,X25045等,可大幅度提高整個(gè)電路的抗干擾性能。

  5.在速度能滿足要求的前提下,盡量降低單片機(jī)的晶振和選用低速數(shù)字電路。

  6.IC器件盡量直接焊在電路板上,少用IC座。

  檢查軟件方面

  1.我習(xí)慣于將不用的代碼空間全清成“0”,因?yàn)檫@等效于NOP,可在程序跑飛時(shí)歸位;

  2.在跳轉(zhuǎn)指令前加幾個(gè)NOP,目的同1;

  3.在無硬件WatchDog時(shí)可采用軟件模擬WatchDog,以監(jiān)測(cè)程序的運(yùn)行;

  4.涉及處理外部器件參數(shù)調(diào)整或設(shè)置時(shí),為防止外部器件因受干擾而出錯(cuò)可定時(shí)將參數(shù)重新發(fā)送一遍,這樣可使外部器件盡快恢復(fù)正確;

  5.通訊中的抗干擾,可加數(shù)據(jù)校驗(yàn)位,可采取3取2或5取3策略;

  6.在有通訊線時(shí),如I^2C、三線制等,實(shí)際中我們發(fā)現(xiàn)將Data線、CLK線、INH線常態(tài)置為高,其抗干擾效果要好過置為低。

  檢查硬件方面

  1.地線、電源線的部線肯定重要了!

  2.線路的去偶;

  3.數(shù)、模地的分開;

  4.每個(gè)數(shù)字元件在地與電源之間都要104電容;

  5.在有繼電器的應(yīng)用場(chǎng)合,尤其是大電流時(shí),防繼電器觸點(diǎn)火花對(duì)電路的干擾,可在繼電器線圈間并一104和二極管,在觸點(diǎn)和常開端間接472電容,效果不錯(cuò)!

  6.為防I/O口的串?dāng)_,可將I/O口隔離,方法有二極管隔離、門電路隔離、光偶隔離、電磁隔離等;

  7.當(dāng)然多層板的抗干擾肯定好過單面板,但成本卻高了幾倍。

  8.選擇一個(gè)抗干擾能力強(qiáng)的器件比之任何方法都有效,我想這點(diǎn)應(yīng)該最重要。因?yàn)槠骷焐牟蛔闶呛茈y用外部方法去彌補(bǔ)的,但往往抗干擾能力強(qiáng)的就貴些。主要看各位的應(yīng)用場(chǎng)合了!

  ↓↓↓附:某設(shè)計(jì)好后的運(yùn)行模式

  



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉