新聞中心

EEPW首頁 > 測試測量 > 設(shè)計應(yīng)用 > 寬范圍高穩(wěn)晶振頻率穩(wěn)定度測試系統(tǒng)的設(shè)計

寬范圍高穩(wěn)晶振頻率穩(wěn)定度測試系統(tǒng)的設(shè)計

作者: 時間:2009-11-11 來源:網(wǎng)絡(luò) 收藏


0 引 言
高穩(wěn)定度石英晶體諧振器(簡稱高穩(wěn))是廣泛應(yīng)用于通訊、電子對抗、數(shù)傳電臺、計算機等電子信息產(chǎn)品的重要器件。高穩(wěn)的指標(biāo)直接影響產(chǎn)品的可靠性,因此如何檢測其性能是非常重要的。
代表性測量儀器是頻穩(wěn)(誤差倍增器+多路開關(guān))。其原理是將被測源的起伏△f進(jìn)行倍頻,然后再用計數(shù)器進(jìn)行測頻來計算準(zhǔn)確度、老化率、日波動等指標(biāo)。在頻穩(wěn)的設(shè)計中,信號源是一個重要的組成部分。其作用為產(chǎn)生高性能的輸出頻率(1~100 MHz)可設(shè)定的鐘信號,與被測的信號進(jìn)行混頻,輸出差值在倍頻環(huán)的范圍內(nèi)。目前,它廣泛應(yīng)用于信號源設(shè)計的直接數(shù)字頻率合成(DDS)技術(shù),具有輸出頻率范圍寬,分辨力高,相位噪聲低,易于實現(xiàn)等優(yōu)點;其次,對于高分辨力頻率計數(shù)器,在同等條件下,頻率分辨高一位,倍增環(huán)路可少一路。經(jīng)比較分析,選擇以DDS技術(shù)為核心,采用AVR單片機和CPLD作為控制系統(tǒng),可適時控制、計算、處理,并與上微機相連,完成多路檢測、分析、繪制狀態(tài)圖等工作。

本文引用地址:http://2s4d.com/article/195679.htm


1 頻率誤差倍增法測頻的基本原理
設(shè)Fr為標(biāo)準(zhǔn)鐘(銣原子鐘)頻率,被測頻率Fx=Fr+△f。通過第一級倍增得到Fr+m△f,通過第二級倍增得到Fr+m2△f……,通過n級倍增,則有:

一般m=10,n=1,2,3,4,由于受倍頻器本底噪聲的影響,最高n=5級。頻差倍增最大達(dá)10-5。
由式(1)可知,頻穩(wěn)只對接近標(biāo)準(zhǔn)鐘輸出頻率的被測信號進(jìn)行測量。因此,需要研制高性能的新一代測試系統(tǒng),檢測高穩(wěn)晶振生產(chǎn)的質(zhì)量。


上一頁 1 2 3 下一頁

關(guān)鍵詞: 晶振 測試系統(tǒng) 頻率

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉