基于VHDL的I2C總線控制核設(shè)計
摘要:從狀態(tài)機的角度,介紹一種I2C控制核的VHDL設(shè)計方法。將其嵌入到FPGA中,用于實現(xiàn)與TMS320C6000系列DSP的接口,并配合DSP的軟件完成對視頻采集與顯示處理系統(tǒng)中數(shù)字視頻編、解碼器工作模式寄存器的配置及其狀態(tài)查詢。著重介紹I2C控制核的總體設(shè)計方案,詳細描述其內(nèi)部命令狀態(tài)機和時序狀態(tài)機的工作原理及相應(yīng)的VHDL代碼。此外,介紹I2C控制核與DSP相互通信中斷處理機制的VHDL實現(xiàn)方法。最后,給出在Xilinx公司的ISE6.1+ModelSimXE5.7c軟件平臺中進行EDA的綜合結(jié)果與時序仿真圖。 關(guān)鍵詞:I2C總線 狀態(tài)機FPGA VHDL DSP 控制器核 引言 I2C總線是雙向、兩線、串行、多主控(multi-master)接口標準,具有總線仲裁機制,非常適合在器件之間進行近距離、非經(jīng)常性的數(shù)據(jù)通信。由于其使用兩線的硬件接口簡單,I2C總線的應(yīng)用越來越廣泛。實現(xiàn)I2C總線通信協(xié)議主要有兩種方法:①利用MCU對兩根I/O口線進行軟件編程,模擬I2C總線的SCL和SDA時序要求;②使用專用I2C總線控制核,但受其主機(host)接口方式和時鐘頻率的限制,在有些場合應(yīng)用并不方便。 1 總體思想 SCL和SDA分別為I2C總線的時鐘線和數(shù)據(jù)線。目前,支持I2C總線通信協(xié)議的視頻編、解碼芯片大多只支持100Kb/s或400Kb/s的傳輸速度,并且支持兩種地址:①從設(shè)備地址(SCLAVE ADDRESS,8bit),分為讀地址和寫地址,高7位用于選中芯片, 第0位是讀/寫控制位(R/W),決定是對該芯片進行讀或?qū)懖僮鳎虎趦?nèi)部寄存器單元地址(SUBADRRESS,8bit),用于決定對內(nèi)部的哪個寄存器單元進行操作,通常還支持地址單元連續(xù)的多字節(jié)順序讀寫操作。I2C總線的讀、寫操作過程如下。 寫過程(S:開始,Sr:重開始,P:停止,-S:從設(shè)備,-M:主設(shè)備,W:寫位,R:讀位)
讀過程
I2C控制核的設(shè)計采用自頂而下的方法,分為三個模塊:I2C_top模塊、I2C_cmd模塊、I2C_core模塊??傮w結(jié)構(gòu)框圖如圖1所示。I2C_top模塊是頂層管理模塊,主要任務(wù)是接收DSP發(fā)來的控制信號、命令及數(shù)據(jù);發(fā)送由從設(shè)備讀出的數(shù)據(jù)和確認位到DSP;實現(xiàn)I2C控制核與DSP的中斷通信機制;提供當前I2C控制核的工作狀態(tài);把DSP發(fā)出的命令字信號送到I2C_cmd模塊。 在設(shè)計I2C控制核時,必須注意以下幾個方面: ①I2C控制核與主機(Host,即C6711 DSP)以及視頻編解碼器的硬件接口連接關(guān)系??紤]到I2C總線通信協(xié)議的時序關(guān)系及芯片讀/寫操作過程,I2C控制核應(yīng)該包括兩個外圍接口,如圖1所示。一是與C6711 EMIF(External Memory Interface,擴展存儲器接口)的高速異步存儲器ASRAM(Asynchronous SRAM)接口,稱為主機接口。它向I2C控制核發(fā)出控制命令與數(shù)據(jù),0位地址總線、32位雙向三態(tài)數(shù)據(jù)總線、異步輸出使能信號aoe、異步寫使能awe、異步讀使能are、外部存儲器空間選通ce2、外部中斷申請eint。二是與視頻編/解碼器相連的I2C兩線接口SCL、SDA。I2C控制核稱為I2C總線的主設(shè)備(master),實現(xiàn)EMIF的ASRAM接口向I2C總線接口的轉(zhuǎn)化;I2C器件(視頻編碼器、視頻解碼器)被稱為I2CU叫線的從設(shè)備(slave)。
時鐘尺度寄存器(PRES)用于產(chǎn)生兩個時鐘頻率信號:pres(7 downto 5),用于產(chǎn)生I2C控制核的工作頻率fcore;pres(5 downto 0),用于產(chǎn)生I2C總線的時鐘SCL頻率fi2c。其計算公式如下: 其中:pres1=1+pres(7 downto 5) pres2=1+pres(4 dwonto 0) 由于eclk=100MHz,以pres(7 downto 5)=“100”=4,pres(4 downto 0)="10000"=16,則 fcore=100/[2(1+4)]=10MHz fi2c=10/[6(1+16)]=0.098MHz=98kHz≤100kHz 可以看出,這樣設(shè)備時鐘尺度寄存器容易實現(xiàn)100MHz~100kHz的轉(zhuǎn)變。 ③需要設(shè)置與DSP的相互通信的機制。由于C6711的CPU運行速度為150MHz,而I2C的速度僅為100Kb/s,為了不影響DSP程序的高速運行,采用中斷機制。當DSP發(fā)出讀、寫命令后,繼續(xù)執(zhí)行自己的程序,而由I2C控制核完成命令后,I2C_top模塊負責向DSP發(fā)中斷請示eint。DSP在中斷服務(wù)程序中讀取SR,從RXR中讀數(shù),并發(fā)出新命令到CR,發(fā)送新數(shù)據(jù)到TXR。 設(shè)計的核心工作是對I2C總線命令及時序的狀態(tài)劃分。在控制核內(nèi)共設(shè)置了兩個狀態(tài)機,分別稱為命令狀態(tài)機和時序狀態(tài)機。其中,命令狀態(tài)機用于管理I2C總線上的命令狀態(tài),如表1所列,并實現(xiàn)I2C總線具體的讀、寫操作的命令狀態(tài)轉(zhuǎn)移過程;時序狀態(tài)機用于實現(xiàn)I2C總線上啟動、停止、讀、寫、確認等命令的具體時序關(guān)系。這樣就把控制核從邏輯上分為兩個狀態(tài)機,共同完成最終的總線命令與時序。 2.1 命令狀態(tài)機 命令狀態(tài)機是I2C_cmd模塊的核心部分。該模塊的主要功能有兩個:一是把I2C_top模塊發(fā)送的start、write、read、stop四個命令信號轉(zhuǎn)化命令碼,發(fā)送I2C_core模塊;二是實現(xiàn)DSP發(fā)出和從slave接收到數(shù)據(jù)的串并轉(zhuǎn)換。 從I2C總線的通信協(xié)議中可以看出I2C總線上的信號可以分為空閑(IDLE)、啟動(START)、讀(READ)、寫(WRITE)、確認(ACK)和停止(STOP)六種工作狀態(tài)。在IDLE時,SCL和SDA都為高電平,從設(shè)備不斷檢測Start命令的出現(xiàn)。I2C控制核(即I2C總線的主設(shè)備)在接收到DSP發(fā)送來的Start命令后,主設(shè)備進入START狀態(tài),并根據(jù)Read和Write命令,可以進入READ或WRITE狀態(tài)。由于主機的讀、寫操作都是以字節(jié)進行的,對應(yīng)8個周期的I2C總線讀/寫操作,故設(shè)置一個8字拍的計數(shù)器,使得READ或WRITE狀態(tài)能維持8個SCL周期。在完成字節(jié)讀或?qū)懖僮髦?,都將進入ACK狀態(tài)。進入ACK,標志一個DSP的讀/寫命令已經(jīng)完成,因此發(fā)送中斷申請給DSP。在中斷服務(wù)程序中,DSP查詢狀態(tài)寄存器后,再發(fā)出下一個命令。這時I2C控制核,或者是轉(zhuǎn)移到IDLE,或者是轉(zhuǎn)移到STOP。命令狀態(tài)轉(zhuǎn)移關(guān)系如圖2所示。 2.2 時序狀態(tài)機 I2C_core模塊負責與視頻編碼器、解碼器的I2C接口,最終實現(xiàn)I2C總線信號SCL和SDA的啟動、停止、讀、寫、確認等具體操作的時序關(guān)系。其功能的實現(xiàn)主要由時序狀態(tài)來完成。根據(jù)I2C總線通信協(xié)議中SCL和SDA之間的時序關(guān)系,總線上包含兩種命令(Start/Restart,Stop)和兩種操作(Write,Read),時序關(guān)系如圖4所示。Start命令:在SCL為高電平時,SDA上出現(xiàn)一個下降沿。Stop命令:在SCL為高電平時,SDA上出現(xiàn)一個上升沿。Write操作:SDA只能在SCL為低電平時變化,在SCL為高電平時應(yīng)保持不變。Read操作:只能在SCL為高電平時,對SDA進行采樣。 SCL在Start命令的A狀態(tài)時,保持原有電平不變,而在B狀態(tài)時變?yōu)楦唠娖?,這樣就可以實現(xiàn)Restart命令。系統(tǒng)時鐘信號eclk由時鐘尺度因子分頻,得到狀態(tài)轉(zhuǎn)移的同步時鐘使能信號(eclk_en)。在eclk和eclk_en的控制下進行狀態(tài)移轉(zhuǎn),最后都轉(zhuǎn)移到空閑狀態(tài)(IDLE),并保持最后一個狀態(tài)時的信號電平。圖4中標注了每個命令的關(guān)鍵時刻。 3 中斷信號的處理機制 I2C控制核作為I2C總線的主設(shè)備,是在DSP的控制下工作的。它采用中斷機制與DSP通道。當一個讀寫命令完成后,主設(shè)備會向DSP發(fā)出一個中斷申請信號eint(上升沿有效)。在DSP的中斷服務(wù)程序中,置位命令寄存器的中斷響應(yīng)確認位(i_ack_r='1'),使主設(shè)備清除其發(fā)出的中斷申請信號(eint='0'),而i_ack_r信號將在置位命令結(jié)束后的下一個時鐘上升沿自動清除。這樣,可以允許主設(shè)備發(fā)出下一個中斷申請。 begin if(nReset='0')then int='0';i_ack_r='0'; elsif(eclk'vent and eclk='1')then if(nce='0'andnAwe='0')then if(core_en='1'and eadd="001")then --寫入命令寄存器 i_ack_r=cr(7);--寫入'1' end if; else i_ack_r='0'; --自動清除 end if; int=cmd_done_ack and ien; end if; Eint=int and(not i_ack_r_;end process;命令碼 4 EDA綜合結(jié)果與結(jié)論 使用Xilinx ISE6.1對I2C核的VHDL描述進行綜合(synthesize)和實現(xiàn)(implement),目標器件采用Xilinx公司的高密度系統(tǒng)級FPGA-Virtex系列芯片v50cs144-6。設(shè)計的總體等效門數(shù)為1844門,系統(tǒng)時鐘的最大頻率為120.758MHz。圖5為使用ModelsimXE5.6a對在目標器件上布局布線后的VHDL模塊進行仿真(Simulate Post-Place Route VHDL Module)的結(jié)果。其中,edat信號上“10010000”中的“1”依次是啟動和寫命令;“01100001”中的“1”依次是停止、讀、中斷清除命令。從圖中可以看出,實現(xiàn)了從TMS320C6000 EMIF接口到I2C總線接口的轉(zhuǎn)換功能,并實現(xiàn)發(fā)中斷申請(eint=1)和清除中斷申請的功能,完成了I2C總線通信協(xié)議的啟動、寫、確認,讀、確認、停止操作的時序。 |
評論